AMS Design Service - 日本ケイデンス・デザイン・システムズ社

AMS Design Service 08.3.29 14:51 ページ 1
ANALOG-MIXED SIGNAL
デザイン・サービス
Analog-Mixed Signalデザイン・サービス
仕様設計からプロダクションテストまでを広範囲にサポート
●仕様設計からプロダクションテストまで広範囲に受託します。
設計範囲
●ビデオや通信向けのSoCでは、ほぼすべてのSoCにアナログ―デジタル
ケイデンスのIPに基づいた仕様やお客様の要求に応じて、仕様レベルか
間のデータコンバージョンが必要とされます。ケイデンスのAMS設計部門
ら設計を受託します。アーキテクチャ・レベル設計からインプリメンテーショ
は100を越す ADC,DACの設計実績があり、最先端プロセスによるア
ン、テスト設計までアナログ・ミックスシグナルICの設計を一貫して受託する
ナログ設計サービスが提供できる世界有数の組織です。
ことができます。CMOS、SiGeBiCMOS、BDMOS等多様なプロセスの設
●データコンバージョンやPLLマクロの最初のテープアウトでの稼働率はほ
ぼ100%に近い実績を誇っています。
計経験があり、CMOS最先端プロセスにも対応します。動作周波数はDC
レベルから12GHzまでの設計実績があります。
● CMOSプロセスの微細化による高速動作実現にともない、従来では難
しかったGHz帯のRFICの実現が可能になってきました。また、高度に
豊富で確実な実績
集積が進むSoCでもRF回路の取り込みによるシステム・ソリューションが
AMS 設計サービスの技術者はアナログ設計経験が豊富で、過半数が
要求されてきています。
MS/DRの資格を得ています。IPを含み年間30を超えるテープアウトの実
●ケイデンスのAMS設計部門は1989年からRFCMOSの設計実績があ
績があり、最初のシリコンで機能検証を通過した割合は 90%です。また
り、数多くのプロセスによるCMOS RFICの開発に貢献してきました。
95 %のプロジェクトが 1 回のメタルリスピンのみで仕様を満たしています。
EDA 技術をバックボーンに最適なデバイス・モデリング、PDK の開発、
ケイデンスのデザインセンターで開発されたアナログマクロやRFICは、すで
アーキテクチャ設計、RFIC回路の開発、SoCへのインテグレーションと
に何千万個というICとして製品化され市場に出ています。
RFCMOSに必要とされる幅広いサービスを提供します。
仕様設計からプロダクションテストまでを広範囲にサポート
Customer
Requirements
IC
SPEC
Analog
Memory
IC
Definition
Cells
Analog/Mixed Signal IC
Spec Development
Cadence
IP
RF FPGA
I/O
World Class
Analog/Mixed Signal
IC Design
IC
Implementation
Analog/Mixed
Signal Prototype
and Production Test
Characterization
and Test
Products
to Market
AMS Design Service 08.3.29 14:51 ページ 2
RFICから先端 SoCインターフェースまで豊富な設計実績
RFICデザイン・サービス
RFIC 設計技術者
Broad Domain
ケイデンスの RF 設計者は長年に渡る豊富な RF 設計経験があります。
バイポーラや化合物プロセスによるRFICの設計は1980年より、CMOS
High Performance Cores
ADCs
DACs
Wireless RF & IF PHYs
GPS
ZigBee
UWB
3G Cellular
Datacom XCVRs & PHY's
SerDes
CEI6,PON,SONET,
XAUI,FC,
PCIE, LVDS,
10/100BT, GBE
プロセスによるRFICは 1989 年より手がけています。
RFICアプリケーションの実績
ケイデンスの設計するRFICは標準規格品を中心に設計しています。これ
らのRFICはコンピュータ周辺機器だけではなく、デジタル家電やモバイル
機器への採用も増えてきています。
●UWB
● ZigBee
●
3.1 ∼ 7.1GHz
● Bluetooth
●
SiGeCMOS
● Software Radio
●
On Chip LC-PLL, +6dBmPA
● GPS
●
8bitACDC
∼75dBm@480Msps
●
Consumer Custom
Imaging
Smart Power
先端プロセスに対応した設計手法と経験
●低電圧供給による設計等、低消費電力化アナログ回路の実現
●RLC寄生容量の抽出、メルルフィルの相互影響を考慮した正確なシミュ
レーション技術
●ゲート、
ドレインからソースへのリーク電流の考慮
周辺設計
●モデルの制約を考慮した設計
RFICと接続するためのアナログフロントエンド等周辺回路の設計経験も
●インダクタやメタル容量の独自 PDK 開発
豊富です。RF回路を含んだRF-CMOSのシングルチップソリューションも提
●デバイスマッチングやLOD 効果を考慮したPDK 開発
供できます。
●アナログ用途の低容量 ESDの設計
● UWB 向けRFサンプリング6ビット1GHzADC
HSクロックインターフェース・ドライバ
●
SoCへの組み込みを考慮したアナログ・マクロの設計
●デジタル部とのサブストレート・カップリングやアイソレーションの考慮
●パッケージIOとのインタラクションを含めたシミュレーション
●
1056/256レート・コンバータ
●RFサンプリング/ビデオプロセサ入力12ビット110MHzADC
●
3 channel video chain with mux/clamp/filter
●多電源領域を考慮した設計
●デジタル設計フローを考慮したモデルの提供
● Generic CMOSプロセスによる低消費電力・高機能の実現
●プロセスの微細化による影響を考慮した設計手法
AMSトップダウン設計
ケイデンスのAMS設計フローに基づき、サブブロックと回路全般の抽象度
の高いモデリングによりトップレベルシミュレーションを実行します。
トップダウン設計にビヘイビア検証を用いることでテストベンチの継承性を
デジタル設計サービスでは、最先端プロセスでのSoCインプリメンテーショ
持たせ、回路の再利用性の向上を計った設計を実現しています。
ンを提供しますので、お客様の信号処理回路やアプリケーション回路を統
合するサービスをあわせて提供することが可能です。システム機器をワイヤ
レス接続する要求に応えるSoC設計にケイデンスの豊富なAMS設計経験
をお役立てください。
日本ケイデンス・デザイン・システムズ社
本社/〒 222-0033 横浜市港北区新横浜 2-100-45
サービス営業部
TEL.
(045)
474-9407
FAX.
(045)
474-9435 URL http://www.cadence.co.jp/
関西営業所/〒541-0054 大阪市中央区南本町 2-6-12 サンマリオンNBFタワー
TEL.
(06)
6121-8095
FAX.
(06)
6121-7510
※記載の各製品等は各社の登録商標です。
※掲載の内容は、2008年3月現在のものです。
GREY-2008-3-D-V1