2015 年 11 月 18 日 プレスリリース イマジネーション・テクノロジーズ、MIPS 製品ファミリの新製品「M6200、M6250、P6600」を発表 高性能組み込みアプリケーション向け 32 ビット CPU と、最上位の 64 ビット・プロセッサを追加し、さらに充実した CPU IP ポートフォリオへ イマジネーション・テクノロジーズ(IMG.L、以下:イマジネーション)は、MIPS Warrior CPU 製品ラインアップに新製 品の組み込み 32 ビット M クラス CPU「M6200」および「M6250」と、ハイエンド 64 ビット P クラス CPU「P6600」を発 表しました。高効率の MIPS CPU の品揃えは、お客様の差別化した機能セット、性能と事業目標を理想的に適合さ せるソリューションの選択肢を広げ、継続と新規の両方でライセンス数を増やす可能性をもたらします。 M6200、 M6250、P6600 はすべてリリース中です。詳細は [email protected] にお問い合わせください。 MIPS コアに対する関心と需要の高まりは、イマジネーションが幅広い顧客要求を満たすソリューションを創造する原 動力です。お客様の厳しい要求と期待を満たすソリューションを開発するため、お客様と MIPS チームは緊密な協力 をしながら、差別化されたソリューションを実現できるよう、イマジネーションは新しいコアを提供し続けます。 32 ビット P5600 CPU を基に開発された MIPS P6600 は、MIPS P クラスファミリを進化させる製品であり、次世代 のさらなる高性能 64 ビット MIPS プロセッサへの道を切り開きます。P6600 は、高性能メインストリーム CPU として 最もバランスの取れた選択肢であり、モバイル、AV 家電、ネットワーク、車載などのアプリケーション分野で、最適な 面積効率を備える強力なマルチコア 64 ビット SoC を実現できます。お客様は、高性能コンピューティングや高度な 画像・映像処理システムなどのアプリケーション向けに P6600 をすでにライセンスしています。 MIPS M6200 および M6250 は、イマジネーションの定評ある M クラスファミリの MCU/MPU 用プロセッサの最新製 品であり、有線/無線モデム、GPU 制御プロセッサ、フラッシュおよび SSD コントローラ、パケット処理、産業およびモ ータ制御、高度な音声処理など、高い性能と広いアドレス空間を必要とする分野の高性能組込設計に対応する M ク ラスのロードマップをさらに広げます。これらの製品はすべて MIPS Release 6(r6)アーキテクチャに基づいており、 大きな需要を持つメインストリーム CPU IP マーケットでイマジネーションソリューションのシェアを拡大します。 イマジネーションで、マーケティング担当エグゼクティブ・バイスプレジデントを務める Tony King-Smith は、次のよう にコメントしています。「お客様はいつも弊社に、市場で現在販売中の製品に対して各種の価格/性能比を持つ CPU コアが必要だとおっしゃっています。弊社は今回、お客様の実際のシステム要求に対応し、お客様が本当に必要とし ている CPU IP コアの選択できるよう、これまで以上に総合的なロードマップを提供します。」 MIPS P6600 の特長 16 ステージ・マルチイシュー・アウト・オブ・オーダー(OoO)パイプラインを実装した高性能 64 ビット MIPS Warrior CPU による優れた演算処理性能と面積効率 効率よくコンパイルできる 128 ビット MIPS SIMD アーキテクチャ(MSA)をサポートすることで、マルチメディア・ イマジネーション・テクノロジーズ、MIPS 製品ファミリの新製品「M6200、M6250、P6600」を発表 アプリケーションのベクトル演算を効率的に並列処理 フル・アソシアティブ・レベル 1 BTB(分岐ターゲット・バッファ)と改良されたレベル 2 キャッシュ・サブシステムを 備えた、洗練された分岐予測 ハードウェアの完全仮想化のサポートとイマジネーションの OmniShield™テクノロジで、各種アプリケーション のセキュリティと信頼性を強化 MIPS M6200 MCU および M6250 MPU の特長 6 ステージ・パイプラインを実装した低消費電力でコンパクトな 32 ビット CPU は、同じ実装の MIPS microAptiv CPU より 30%高い周波数で動作可能 DSP および SIMD 機能を内蔵し、産業/モータ制御、音声処理などのアプリケーションの信号処理要件に対応 microMIPS r6 命令セット・アーキテクチャ(ISA)をサポートし、優れたコード圧縮率とコンパクトなメモリ・フットプ リントを実現 ECC とパリティ保護を含むデータ整合機能 AMBA APB デバッグ・インターフェースを備え、JTAG、マルチコア、ミックストコアのデバッグが可能 M6200 MCU: 1. 密結合 64 ビット命令/データ SRAM のためのメモリ・コントローラを内蔵 2. プログラム/データを保護するメモリ保護ユニット M6250 MPU: 1. 命令/データ L1 キャッシュとオプションの密結合 ScratchPad RAM(SPRAM)のためのメモリ・コントローラ 2. 内蔵メモリ管理ユニット(MMU)が仮想メモリをサポートすることで、Linux などのハイレベルなオペレーティング・ システムを完全サポート 3. 40 ビット eXtended Physical Addressing(XPA)をサポート 4. AMBA AXI3 バス・インターフェース・ユニット King-Smith はさらに次のようにコメントしています。「今年は MIPS アーキテクチャにとってブレークスルーの年にな りました。弊社のパートナーが最新の MIPS Warrior CPU に基づく多くのデバイスを発表し、これらの MIPS ベース 製品が製品化されたことを喜ばしく思います。今後とも弊社は、お客様の製品が必要とする魅力的な PPA(注)を提 案できる新しいコアを提供してまいります。」 注:PPA は性能(Performance)、電力(Power)、面積(Area)のこと。 MIPS CPU について MIPS CPU は、低消費電力で高性能なマイクロプロセッサ IP コアおよびアーキテクチャの広範なポートフォリオから 構成されており、ハイエンド・アプリケーション処理向けのソリューションから、非常にコンパクトで高度に組み込まれ たマイクロコントローラ向けのソリューションまで幅広く対応します。MIPS CPU は、世界中の何十億という製品に搭 載されています。64 ビット MIPS アーキテクチャは多数の製品に広く採用されており、20 年以上にわたって築かれて きた活発に進化し続けるエコシステムによってサポートされています。 イマジネーション・テクノロジーズについて イマジネーションは、世界中の何十億の人々の生活を豊かにする製品を支える、グローバル規模のテクノロジー・リ イマジネーション・テクノロジーズ、MIPS 製品ファミリの新製品「M6200、M6250、P6600」を発表 ーディング・カンパニーです。広範囲なシリコン製品向けの IP(知的財産)には、様々なモバイル、家電、自動車、企業、 インフラ、IoT、組込機器の原動力となる SoC(システム・オン・チップ)の設計に欠かせないマルチメディア、通信、汎 用プロセッサが含まれています。独自のソフトウェアやクラウド IP・システムソリューションとの相乗効果によって、ラ イセンシーやパートナーが高度に差別化された SoC プラットフォームを利用した製品を素早く市場に投入することを 可能にします。イマジネーションのライセンシーである半導体メーカー、ネットワークオペレータ、OEM や ODM など 多くの世界的な先端企業は、各国で象徴的で革新的な製品を創り続けています。詳しくは www.imgtec.com 及び http://jp.imgtec.com をご覧ください。 イマジネーションの情報は Twitter、YouTube、LinkedIn、RSS、Facebook お よびブログで提供されています。 イマジネーション・テクノロジーズとイマジネーション・テクノロジーズのロゴは Imagination Technologies Limited と 英国及びその他の国の関連会社の商標です。その他すべてのロゴ、製品、商標、および登録商標は、それぞれの 所有者に帰属します。 ### お問い合わせ先 イマジネーション・テクノロジーズ株式会社 http://jp.imgtec.com/ 以上
© Copyright 2024 Paperzz