VLSI-Layout.pdf

‫طراحی ‪)40-353( VLSI‬‬
‫مدرس‪ :‬دکتر حسابی‬
‫نيمسال اول ‪99-92‬‬
‫دانشکده مهندسی کامپيوتر‬
‫طراحی ‪ LAYOUT‬در ‪VIRTUSO‬‬
‫‪ Layout .9‬مدار زیر را در ‪ Virtuso‬رسم کنيد و کد ‪ Spice‬آن را ‪ Extract‬کنيد‪ .‬برای تأیيد درستی مددار ررویدی را‬
‫به ازای مقادیر مختلف ورودی به دست آورید‪ .‬با تغيير اندازهی ترانزیستورها در ‪ Layout‬سعی کنيد در هر مدورد ‪ Tphl‬و‬
‫‪ Tplh‬را برابر کنيد (ترانزیستورهای ‪ P‬با هم و ترانزیستورهای ‪ N‬با هم هم اندازه باشند)‪ .‬سعی کنيد تا آنجایی کده ممکد‬
‫است طرح رود را کوچک رسم کنيد‪ .‬مساحت توان و ماکزیمم فرکانسی که طراحی شما با آن کار میکند را گدزار کنيدد‪.‬‬
‫برای شبيه سازی از پارامترهای داده شده استفاده کنيد‪.‬‬
‫پس از آن باید با همان ‪ Post-Layout Simulation‬را بر روی آن انجام دهيد‪ .‬پس از آن بدا اسدتفاده از شدبيهسداز‬
‫‪ SPICE‬الزم است که پارامترهایی که در سرعت یک گيت طراحیشده را تعيي میکند به دست آورید‪.‬‬
‫در گزار رود به طور دقيق بيان کنيد که چه پارامترهایی از یک گيت بروی سرعت آن تاثير گذار است و به چه صورت‬
‫ای پارامترها تعيي میشوند و ابزارهایی نظير ‪ DC‬و یا ‪ PrimeTime‬چگونه تارير یک مدار را محاسبه میکنند؟‬
‫‪Vgs = 3.3V, Vds = 1V, W/L = 5/2‬‬
‫طراحی ‪ADDER‬‬
‫‪ .2‬با استفاده از ‪ Layout‬گيت ‪ NOR‬تمری باال که بهينه شده است (تأرير برابدر و حتدی االمکدان کوچدک) یدک ‪Full‬‬
‫‪ Adder‬رسم کنيد‪ .‬نت ليست آن را استخراج کنيد و با شبيه سدازی در ‪ HSpice‬از درسدتی آن اطميندان حاصدن کنيدد‪.‬‬
‫بيشينهی تأرير و مساحت مدار رود را گزار دهيد‪ .‬سعی کنيد مساحت مدار حداقن ممک باشد‪.‬‬
‫‪ Layout‬مربوط به یک ‪ Mirror Adder‬را رسم کنيد‪ .‬سعی کنيد طرحتان تا حد ممک کوچک باشد‪ .‬از درستی مدار‬
‫رود مطمئ شوید‪ .‬بيشينهی تأرير و مساحت مدار را گزار کنيد‪.‬‬
‫طراحی ‪)40-353( VLSI‬‬
‫مدرس‪ :‬دکتر حسابی‬
‫نيمسال اول ‪99-92‬‬
‫دانشکده مهندسی کامپيوتر‬
‫تویه!‬
‫‪ .9‬در صورت ویود ایراد یا ابهام در مورد تمری میتوانيد در کالس حن تمری یا از طریق گروه درسی اشکاالت‬
‫رود را مطرح کنيد‪.‬‬
‫‪ .2‬به ازای هر روز دیر کرد ‪ %91‬تأرير دریافت رواهيد کرد‪.‬‬
‫‪ .3‬تمری های رود به آدرس ‪ [email protected]‬ارسال کنيد‪.‬‬
‫موفق باشيد!‬