No.2010_03 PALTEKレスキューシリーズ PALTEKレスキューシリーズ PALTEKレスキューシリーズは、お客様のニーズにあったメニューをお客様毎のオリジナルプランでご提供します。 問題の事前回避、早期解決をすることで、お客様のコストパフォーマンス向上に貢献します。 PALTEKレスキュー ■ PALTEKレスキューシリーズ一覧表 New EDKデバイスドライバ レスキュー 概要 メリット ・安価なパッケージソフトウェア「dAdapy 近年、FPGA組込みプロセッサの採用数は増加傾向にあります。そ zero System™」 の際のソフトウェア設計を支援するのが 「dAdapy zero System on ・「dAdapy zero System」を導入することに EDK™」です。予めXilinx EDK用に開発した独自のAPIを使用すること より、高品質なAPI上で設計が可能 で、FPGAプロセッサ設計をユーザーフレンドリーな形で提供し、簡 ・設計期間短縮によるトータル設計コスト 単・高品質な設計環境をお届け致します。 の削減 ・専門エンジニアによるテクニカル サポート DSP レスキュー FPGA に信号処理機能や各種演算機能の実装を検討されている方 に向けた新しい技術サポート手法です。 回路規模が大きくなりがちな演算回路の最適化に対して、FPGA の 構造という観点からと、設計手法(IPを使用します) の観点から理論 ・ 短期間でのノウハウ習得 的に説明致します。 ・ 設計期間短縮によるトータル設計コスト 信号処理専門のエンジニアが担当することで、お客様の演算を理 の削減 解した上で説明致します。 短時間にて複数のIP を完全にマスターできます。設計期間を大幅 にカットすることでコストダウンに貢献します。 Rocket IO レスキュー FPGAのTransceiverは様々なプロトコルに使用できる様に構成され ているため、様々な機能が搭載されています。これらの機能を理解 せずに使用したために、正常に動作しないだけでなく、最悪の場合 仕様を見直すことになります。最悪の状態を未然に防ぐためにPAL TEKのRocket IOレスキューでは、FPGA Transceiverの最適な使用 方法を提供します。 IP Core レスキュー IPを使用する際、IP Coreの仕様、および規格などについての知識 が必要になります。特に、IP Coreだけでなくその回路さえ初めて使 ・ 設計工程 / リスクの削減 用する場合、IP Coreの仕様書、規格書とを合わせて確認しなくては ・ IP Core使用する際のノウハウ習得 ならず非常に手間がかかるかと思います。IP Coreの導入をスムー ・ PALTEK独自資料の提供 ズに実施いただくため、IP Coreの使用方法をお伝えしに伺います。 回路図 レスキュー データシート、ユーザガイドが多数リリースされている中、回路図面 を作成する際に、FPGAピンの処理方法、接続方法に不安を感じる ・ 基板改版リスク軽減 ことがありませんか???PALTEKでは、安心してデバイスをご使 ・ 設計期間短縮によるトータル設計コスト 用いただくために、FPGA回路図チェックサービスをご用意しました。 の削減 PALTEKエンジニアがお客様の回路図面をチェックし、ピンの処理 方法、接続方法を確認致します。 パフォーマンス レスキュー FPGAの目標パフォーマンスを達成するために、デザインによって は、ISEでのオプション、制約、HDLでの工夫が必要となります。なる ・ ノウハウの蓄積不要 べく早く効率的にパフォーマンスを達成していただくために、パ ・ 設計期間短縮によるトータル設計コスト フォーマンスレスキューをご用意しました。PALTEKエンジニアのノ の削減 ウハウを駆使してパフォーマンスアップをお手伝いします。 トレーニング レスキュー ・ 短期間でのノウハウ習得 FPGAを設計する際には、デバイスの構造、ツール使用方法の知識 ・ ノウハウ習得によるリスク回避 が必要になりますが、それらを習得するために、多数のマニュアル -例:回路規模の増大を防ぐ が提供されています。なるべく効率的に知識を習得していただくた (HDL記述手法、ISEオプション、FPGAの めに、トレーニングレスキューをご用意しました。 構造理解) ※ 価格は内容により異なります。お気軽にお問い合わせください。 −1− ・ 設計工程 / リスクの削減 ・ FPGA Transceiver複雑な仕様を習得 ・ 必要な機能、制御方法のみを抽出して 習得可能 ・ 専用外付けPHYチップと同等の機能を 実現できるノウハウの習得 PALTEK セミナー / トレーニングの種類と受講フロー 様々なレベルやジャンルのセミナー / トレーニングをご用意しております Xilinx社製品関連トレーニング・セミナー受講フロー PALTEKオリジナル ウェブセミナー 特別セミナー FPGA / CPLD紹介セミナー 開発言語 オンサイト開催のみ ★ 有償 Xilinx認定クラス VHDL初級トレーニング Verilog-HDL 初級トレーニング 初 級 E-Learning 初級者のための ISEハンズオントレーニング 入 門 ISEデザイン入力 FPGA設計導入 初級者のための EDKハンズオン トレーニング エンベデッド システム ★ ソフトウエア開発 エンベデッド システム開発 ★ System ★ Generatorを 使用したモデル ベース設計による FPGA開発コース System Generator を使用した★ DSPデザイン System ★ Generatorを使 用した ハードウエア 協調シミュレーション エンベデッド システム開発 実践編 ★ エンベデッド (ソフト) エンベデッド (ハード) FPGA設計実践 ★ ChipScopePro Spartan-6 ツールを使用した Virtex-6 デバッグ手法★ ファミリデザイン マルチギガビット シリアルI/O デザイン ★ 中 級 PCI-Express デザイン ★ PlanAheadによる デザインパフォーマンス の向上 導入編 ★ 無線変復調 モデル設計 コース ★ PlanAheadによる デザインパフォーマンス の向上 ★ 応用編 画像処理モ デル設計 コース ★ アドバンスド FPGA設計 ★ DSP Spartan-6 Virtex-6 設計ガイドライン セミナー 開発ツール −2− 上 級 デバイス 高速 インターフェース PALTEKセミナー/トレーニング PALTEKセミナー /トレーニング PALTEKセミナー/トレーニング PALTEKセミナー/トレーニング ■ FPGA設計実践(有償)をPALTEKにて定期開催 こんな方にオススメ! ・タイミング クロージャを達成するフローを理解したい! ・DCM および PLL の機能とパフォーマンスを改善するための使用方法 を理解したい! ・さまざまな合成オプションで、どのようにパフォーマンスを向 上できるか を理解したい! ・アドバンスタイミング制約やアドバンスインプリメンテーション オプショ ンを適用して、パフォーマンスを向上させたい! 受講者の声 小さい規模のFPGAしか設計したことがなく、タイミン グ等に困ったことはなかったが、今回のトレーニング を受講し、タイミング制約やISEの有効的なオプション を学べたことで、非常に役に立った。 また、分からないことはすぐに講師に質問できたので、 不明点を残すことなく、受講することができた。 トレーニングは2日間コースで、講師はザイリンクスより認定されたPALTEKのエンジニアが講義と演習を交えながら ハンズオン形式で行い、疑問点はその場で質問していただけます! 受講料 時間 場所 :5TC(70,000円) ※お昼のお弁当付き! :10時∼17時30分 :PALTEKセミナールーム ★PALTEK会場 開催スケジュール★ 12月16∼17日(木・金) 1月20∼21日(木・金) 2月17∼18日(木・金)3月17∼18日(木・金) ■ ChipScopeProツールを使用したデバッグ手法 受講者の声 こんな方にオススメ! ・ChipScope Proがどんなツールなのか理解したい! ・効果的なFPGAデザインのデバッグ手法を知りたい! ・効果的なトリガの使用法を知りたい! 受講料 時間 場所 ChioScope Proは使ったことなかったが、今後の プロジェクトで積極的に使っていきたいと思っ た。講師の方も丁寧に説明していただき、質問 にも的確に回答していただけたので、トレーニ ングに参加して、とても満足。 :5TC(70,000円) :10時∼17時30分 :ザイリンクス東京本社 トレーニングルーム(大崎) ■ PlanAheadによるデザインパフォーマンスの向上 こんな方にオススメ! 受講者の声 ・PlanAheadがどんなツールなのか理解したい! ・デザインパフォーマンスを向上させるために、効果的な手法を知りたい! ・レポート情報を利用して、最適な制約を定義したい! ・効果的なインプリメンテーション手法を知りたい! 受講料 時間 場所 導入編・応用編 :5TC(70,000円) :10時∼17時30分 :ザイリンクス東京本社 トレーニングルーム(大崎) PlanAheadはピン配置でしか使用したことがなかった が、様々な解析や合成もできたり、今まで知らなかっ た機能を知ることができ、非常に有益なトレーニング だった。今後は積極的にPlanAheadを使っていきたい。 (導入編) 今まではフロアプランを見るためだけにPlanAheadを 使っていたが、エリア制約やパフォーマンスアップの ために有効的に使え、ISEより便利なツールだと実感し たので、参考になった。(応用編) ■ PALTEK オリジナル 有償トレーニング(DSP) こんな方にオススメ ・MATLAB/Simulink 設計資産を有効活用したい方 ・複雑な信号処理アルゴリズムをFPGAに実装したい方 ・FPGA設計に関して初心者の方 受講料・時間 場所 :右記参照 :PALTEKセミナールーム トレーニング System Generatorを使用したモデルベース設 計によるFPGA開発基礎コース (Simulink基礎 を含む) System Generatorを使用したDSPデザイン XILINX認定コース System Generatorを使用したハードウェア協 調シミュレーション応用コース ※詳細はPALTEKウェブページをご覧ください PALTEK MATLAB http://www.paltek.co.jp/designservice/business/training/index.htm アプリケーショントレーニング1 System Generatorを使用した無線変復調モデ リングの基礎(BPSK/QPSK)とデジタルフィル ター設計 アプリケーショントレーニング2 System Generatorを使用した画像処理モデル 設計ワークショップ −3− 価格 \42,000 (1日間) \70,000(2日間) 午後半日 \28,000 (トレーニングのみ) \50,000 (SP 601基板付属) \80,000 (SP 605基板付属) \42,000 (トレーニングのみ) \100,000 (SP 605基板付属) \42,000 (トレーニングのみ) \100,000 (SP 605基板付属) 形態 System Generatorの基本操作及び 簡単なモデリングをハンズオン形式 で実施 ザイリンクス認定の中級コースPCを 使った豊富な演習 ハードウェア協調シミュレーションの 高速化をハンズオン形式で実施 System Generatorにて無線の変復 調システムやFIRフィルターのモデリ ングをハンズオン形式で実施 System Generatorにて画像処理アプ リケーション(2D FIR等)のモデリング をハンズオン形式で実施 ■ザイリンクス有償トレーニングを受講するには? 2つの方法があります! ①定期開催に参加 Xilinx WEBもしくはPALTEK WEBからお申込みいただけます。 受講料のお支払い方法はTC支払いか、代理店支払い(販売代理店にお振込み)をご選択いただけます。 より詳しく学びたい方、部下や同僚に薦めたいと検討中の方、TCをお持ちの方はどうぞご活用下さい。 受講料 時間 場所 :5TC(70,000円) :10時∼17時30分 :ザイリンクス東京本社 トレーニングルーム(大崎) or PALTEKセミナールーム(新横浜) ②オンサイトトレーニングを実施 お客様の会社に伺い、オンサイトトレーニングを実施することが可能です。 参加人数の制限は基本的にありませんので、効果的にお客様の部署・チーム全体のスキルアップを図ることができます。 受講料のお支払い方法はTC支払いか、代理店支払い(販売代理店にお振込み)をご選択いただけます。 受講料 時間 場所 :1日コース 10TC、2日コース :10時∼17時30分 :お客様の会社 20TC オンサイトトレーニングご要望の場合は、 担当営業もしくは[email protected]までお問合せください。 <TC:トレーニングクレジットについて> 購入時より1年間有効なトレーニング関係で有効なクレジットのことで、内容によって必要なTC数は異なりますが、 ・ザイリンクス / PALTEK開催の有償トレーニングの受講 ・ザイリンクス認定トレーニングのオンサイト開催 等にご使用いただけます。 PALTEKセミナー/トレーニング/PSDB PALTEKセミナー /トレーニング PSDB ∼ PALTEK Solution Data Base ∼ PSDBは、すべての設計者様が設計を進める上でお役立ていただける 『PALTEKオリジナル技術データベース』です。 <ここが便利だ、PSDB!!> ・掲載している技術資料は、全て【日本語】で提供! ・【製品別】、【設計工程別】探しやすい資料分類 【検索機能】も充実! ・いつでも【無料】で閲覧可能 ■ 技術資料 人気TOP 20 順位 資料名 1 ライセンスの取得・設定方法 2 Spartan-6 設計ガイド Spartan-6 でのLVDS IFの実現 3 ∼ XAPP1064補足資料 - 7:1 / 1:7 シリアライズ / デシリアライズ 4 配置制約を使用したパフォーマンスアップ方法∼PlanAhead編∼ 5 Spartan-6 Pinout Description & Check Sheet 6 ザイリンクス シミュレーション ライブラリのコンパイル 7 Spartan-6 でのLVDS IFの実現【シミュレーションデザイン】 8 ISE Design Suite 12 インストール、ライセンス、リリースノート 9 Spartan-6 でのLVDS IFの実現【デモデザイン】 10 Spartan-6 MCB の概要 11 タイミング制約を使用したパフォーマンスアップ方法 12 コンフィギュレーションの概要 13 Virtex-6 設計ガイド 14 書き込み用ファイル 15 MIGを使用した Spartan-3 DDR Memory Controller Design Guideline 16 ChipScope Pro簡易マニュアル ∼ Core Inserter 編 ∼ 17 ChipScope Proチュートリアル ∼ Core Inserter 編 ∼ 18 配置配線実行方法 (ISE v12.1用) 19 Constratints Editorにおけるタイミング制約 (ISE v12.1用) 20 XSTにおける論理合成 (ISE v12.1用) ■ コンテンツ①:技術資料 PALTEK取り扱い商材だけでなく、 お客様のご設計にお役立て頂ける技術 資料を、製品別/設計工程別で掲載。 また、日本語で書かれた各種マニュア ルやチュートリアル(演習データ付 き)も掲載。 24時間、お好きなときにPSDB内の技 術ノウハウ資料をお客様のご設計にお 役立ていただけます。 ■ コンテンツ②:PickOneニュースレター 毎月1回発行している、PALTEK オリジナルニュース メール。最新号だけでなく過去の記事 もご覧いただけます。 2010年11月調べ PALTEK PSDB −4− ■ 自社のデザインサービス事業部を中心としたソフトウェア/ハードウェア デザインサービス体制 デザインサービス事業部は、長年のFPGA設計経験を持つエンジニアリング部門と常時連携を取 りながら、お客様にデザインサービスを提供いたします。テクノロジーに精通したエンジニアと 連携してプロジェクトを進め、お客様の開発要求に柔軟克迅速に対応することが可能です。 PALTEK デザインサービス PALTEK オペレーションシステム セールス部 デザインサービス事業部 アプリケーション開発 ミドルウェア開発 ハードウェア開発グループ ドライバ開発 ソフトウェア開発グループ エンジニアリング部 連携 PALTEKデザインサービス ソフト/ハード デザインサービス FAE/AEグループ TSFAEグループ パートナー企業連携 の開発グループ(ボード開発) 半導体デバイス 品質保証部 ボード開発 コンサルティング プロセッサーチーム 仕様設計 SW設計開発 製造 評価・検証 HW設計開発 ■ ソフトウェア/ハードウェア 開発実績 FPGAの豊富な専門技術を生かした幅広い分野のソフトウェア/ハードウェア開発実績を有しています。 ソフトウェア開発実績 アプリケーション 次世代基地局装置 医療機器 放送機器 基地局ルータ 無線LANアクセス ポイント Zigbeeセンサー ハードウェア開発実績 ソフト開発内容 同期パケット送信 H.264 エンコーダ 特定制御用パケット送信 移動体通信機器(3GPP規格)の基地局ルータ開 ・マルチコアを負荷、機能分散し4GBPS性能 ・Ethernet/TCPIP/GTP(3GPP規格)終端機能 ・ルーティングプロトコル(OSPF、BGP等)機能 アクセスポイント型、メッシュネットワーク型対応の アクセスポイントの開発 ・IEEE.802.11b/g/a/n対応 ・メッシュネットワーク(Adhoc)機能 ・OLSR(Adhocモードルーティングプロトコル)機能 Zigbeeプラットフォーム開発 ・8bit マイコン(78K0)、ROM 128KB、RAM 7KB ・温度センサー、USB-Serial ・ZigBeeライブリ:Skyley Networks 各種プロセッサに対応するソフトウェアプラット フォーム開発 ・OS移植 各種ソフトウェアプ ラットフォーム ・各種デバイスドライバー開発 (Ethernet、WLAN、UART、I2C、メモリ、SD/CF、 GPIO、DMA、USB他) ・BIOS開発 OS/開発言語 OS:WinXP OS:Linux OS:WinXP OS:Linux、 開発言語:C/ASM OS:Linux 分野 メディカル メディカル キーワード 機能概要 SD/HD SDI IF TX RGB to YCB TRS 挿入、NRZ/NRZI スクランブル SD/HD SDI IF TX/RX パラレルデジタルビデオ信号とシリアルデジ タルビデオ信号の双方向変換 メディカル SD/HD メディカル Image 開発言語:C 開発言語:C 映像同期 フレームシンクロナイザ SDI / YC / Composite ADC からのデータ処理機能 ADCからの入力を元に設定を自律調整機 ブロードキャスト PCI Express ビデオレコーダ SD/HD <=> DDR2 <=> PCIe OS:Linux、 VxWorks μITRON 開発言 語:C、C++ コミュニケーショ Ethernet ン ファクトリ CameraLink PCI Express 10Bインタフェイス エラー検出 グラバーボード CameraLink x6 => DDR2 => PCIe オートモーティブ 高粒度パルス生成回路 開発内容 FPGA設計 シミュレーション 評価 FPGA設計 シミュレーション 評価 FPGA設計 シミュレーション 評価 FPGA設計 シミュレーション 評価 仕様検討 FPGA設計 シミュレーション FPGA設計 シミュレーション 仕様検討 FPGA設計 シミュレーション アートワーク 仕様検討~評価 ■ PALTEKオリジナルボードによるソリューション提案と設計ノウハウの提供 FPGAをご提案する際にはシステム提案が必須となっています。PALTEKではお客様のご要求の高いアプリケーションにおいて FPGAデバイス・IPのみならずシステムボードを作成/ご提供しています。 当ボードにてご評価いただくだけでなく、弊社で蓄積した基板設計ノウハウをあわせてご活用いただけます。 低コストPCI Express x 4ボード ご提供ノウハウ(共通) ■ 各種リファレンスデザイン ■ ボード情報 ・ レイアウト図、部品表、回路図 DSP評価ボード AD-FMCボード SDI 評価ボード PCIeボード設計ノウハウ • PHYチップとの配線230本、DDRメモリと の配線100本など多配線での最適なレイアウ トや同時動作スイッチング対策 • 3.125Gbpsシリアル信号の最適な配線処理 SDI評価ボード設計ノウハウ • 全ての画像フォーマットかつ マルチチャネル入力 を実現したボードレイアウトチューニング技術 −5− DSP評価ボード設計ノウハウ • SRIOなど高速なシリアルインターフェース配線処 理 • DDR2などでの多配線のレイアウト • 14bit @155MSPS/ 14bit@135MSPS ADC/DACを 実現したボードレイアウトチューニング技術 高精度AD/DA接続可能なVirtex-6 SXT搭載 DSP 評価ボード 『DSP評価ボードHYUGA II』はVirtex-6 SXTシリーズを採用しており、 無線システムや画像圧縮などの高速信号処理システム検証 ボードと してお使いいただけます。 テキサス・インスツルメンツ社製のTMS320C6455 DSPを搭載した C6455 DSP スタータキッ ト(DSK) と直結可能であり、Serial Rapid IO の評価環境も搭載しています。 また高速・高精度ADCを搭載したFMCコネクタ経由に よる アナログデータ (4ch 16-bit 160MSPS) の入力が可能、高速汎用I/O 経由での16-bit 800MSPS DACボード(別販売 )との接続が 可能となります。 DSPボード AD-FMCボード 特長 ・ Virtex-6 SXT シリーズXC6VSX315T(標準品) もしくは475Tを搭載 ・ 高速メモリーDDR3を搭載 ・ FMCコネクタを搭載することで各アプリケーション をサポート − 4チャンネルADコンバータ搭載FMCボード ・ TI製DACボード接続が可能 (別販売 ) ・ イーサネットによるネットワーク通信が可能 ・ TI DSPとのSRIO接続可能 ・ 各種リファレンスデザインの提供 DBDSPソリューション - HYUGAⅡ - 型番・価格 :PTKB-100009(DSPボード本体) ¥850,000- (税別) 型番・価格 :PTKB-100009(AD-FMCボード) ¥150,000- (税別) ※DSPボード + AD-FMCボード セット価格 ¥998,000- (税別) こんな方にオススメ ・Virtex-6 SXTデバイスを用いたFPGA設計を検討されている方 ・高速AD/DA入出力が可能なVirtex-6搭載ボードを探している方 ・TI社製DSPボードとの通信を行いたい方 ・画像入出力を行いたい方 ・DDR3/SRAM/FLASHなど各種メモリインターフェイス評価を 検討されている方 <High-Speed Serial I/F> Ethernet SFP FMC(HPC) SMA(w/clk) SATA SRIO <MISC> <Memory I/F> RS-232C DDR3 #A DIP SW DDR3 #B Push SW <Config / work> XC6VSX315T-FF1759 XC6VSX315T-FF1759 7 Seg ▼FMCコネクタによる各種 インターフェイス 通信IFとして4チャンネル AD −16ビット、160MSPS SRAM LED Flash XCF128P PALTEK HYUGA II DVI IN DVI OUT DAC 5688 EVM IF FMC(LPC) <Low-Speed Parallel I/F> ◆梱包物◆ ◆ボード構成◆ ・ザイリンクス社XC6VSX315T-FF1759 を搭載 ・TIインターフェイスとしてSRIO接続 ・FMCコネクタ (HPC, LPC) ・DDR3 SDRAM 32-bit x2 ・SFPインターフェイス x2 ・SMA Connector x8 ・SATAインターフェイス ・10/100/1000M Ethernet(RJ-45) ・SRAM/Flash Memory ・RS-232C ・7セグメントLED ・汎用LED ・汎用DIPスイッチ ・汎用PUSHスイッチ ・DVI画像入出力 ・2.54 汎用I/O ■PTKB-100010 ■PTKB-100009 ・AD-FMCボード本体 ・Virtex-6 搭載DSPボード本体 ・スケマティック ・スケマティック ・ハードウェア説明書 ・ハードウェア説明書 ・ FMCボード用デザイン ・サンプルデザイン - AD/DAループバックデザイン(.bit) - Flash, SRAMインターフェイス診断 - LMK04000制御回路(.v) プログラム(.bit) - DDR3インターフェイス診断プログラム - Serial RapidIOデザイン(.bit) −6− DSPソリューション FMC AD/DAボード一覧 A/D機能 サンプリングレート 分解能 4DSP FMC103 210MHz 12bit 4DSP FMC104 250MHz 14bit 4DSP FMC107 65MHz 12bit 4DSP FMC108 250MHz 14bit 4DSP FMC122 1.25-2.5GHz 8bit 4DSP FMC125 1.25-5GHz 8bit 4DSP FMC126 1.25-5GHz 10bit 4DSP FMC110 1GHz 12bit 4DSP FMC204 Lyrtech ADAC250 250MHz 14bit メーカー 型番 FMC107 CH数 4 4 8 8 1-2 1-4 1-4 2 2 D/A機能 サンプリングレート 1GHz 1GHz 1GHz 分解能 CH数 16bit 2 16bit 4 16bit 1 ADAC250 System Generator for DSP ・MATLAB/SimulinkソフトウェアとFPGA開発 ツールのシームレス設計を実現 System Generator 設計フロー ・主な開発アプリケーション: ー ワイヤレスシステム ー 画像処理エンジン ー ソフトウェア無線 MATLAB/Simulinkご使用の方へ XtremeDSP ビデオスタータキット ■ Spartan-3A 版 型番 :DO-S3ADSP-VIDEO-SK-UNI-G-J 定価 : ¥357,000 (税別) <搭載デバイス> ・ XC3SD3400A-4FGG676C <キャリアボード> ・ スタータープラットフォーム ーSpartan-3A DSP 3400A 版 <FMC ビデオドーターカード> ・ DVI入力 ・ 単一チャネル入出力コンポジット ・ Sビデオ入出力 ・ 独立したカメラ インターフェイス ×2 <CMOS画像センサカメラ> ・<ul><li>742 x 480 x 60Hz RGB プログレッシブスキャン ・Micron MT9V022 CMOSカラーイメージセンサ XtremeDSP スタータプラットフォーム ■ Spartan-3A DSP 3400A 版 型番 :HW-SD3400A-DSP-DB-UNI-G-J ■ Spartan-3A DSP 1800A 版 型番 :HW-SD1800A-DSP-SB-UNI-G-J Low Cost DSP評価ボード −7− <搭載デバイス> ・XC3S3400A-4FGG676C ・XC2C64A-7QFG48C ・XCCACE-TQG144l ・XCF32PVOG48C <メモリ> ・256MB DDR2 SDRAM ・256Mbits Flash ・9Mbits ZBT SRAM ・32Mbits Platform Flash ・16 Mbits SPI EEPROM ・256MB Compact Flash <搭載デバイス> ・XC3SD1800A-4FGG676C <クロック > ・125MHz LVTTL SMT オシレータ ・LVTTL オシレータ ソケット ・25.175 MHz LVTTL SMT オシレータ (ビデオ クロック) ・25MHzイーサネット クロック (FPGA へのアクセスが可能) <メモリ > ・128 MB (32M x 32) DDR2 SDRAM ・16Mx8 パラレル / BPI コンフィギュ レーション フラッシュ ・16Mx8 パラレル / BPI コンフィギュ レーション フラッシュ 7 シリーズ FPGA 業界で最も低電力かつ高性能で最高の生産性を実現 ■かつてない低電力で最高のパフォーマンスを実現する FPGA 7 シリーズは、かつてない低電力、高パフォーマンス、そして容易なデザインの移行性 を提供できる最新 FPGA ファミリです。 28nmプロセスを採用したこの革新的なデバイスは、消費電力を 50%削減します。 統一されたアーキテクチャにより、IP開発にかかる時間とコストを削減でき、またデ ザインの移行が簡単に行えます。これらのファミリは、ザイリンクスの次世代製品で あるドメイン特化およびマーケット特化のターゲットデザインプラットフォームの基 盤となります。 Artix-7 FPGAファミリ ■低電力で低コストを重視するアプリケーションに最適 ・VirtexアーキテクチャベースのFPGAで、コスト重視のハイボリュームマーケットの要件を満たすことが 可能 ・前世代FPGAと比較して、電力は 50%削減しコストは 35%削減 ・Gen1x4 PCI Express® テクノロジが組み込まれているため、3.75Gpbsシリアルコネクティビティを実現 ・ワイヤボンド チップスケールBGAパッケージによって、小規模フォームファクタで低コストが実現 ・サイズ、重量、電力などの特性は、厳しい要件が求められる小型アプリケーション (携帯型超音波装置、 デジタル カメラ制御、ソフトウェア無線など) に理想的 Kintex- 7 FPGAファミリ ■低電力でコスト効果の高い信号処理アプリケーションに最適 ・この新しいクラスのFPGA は、Virtex FPGAの機能および性能でコストパフォーマンスを2倍に改善 ・消費電力は、前世代FPGA より 50 % 削減 ・Gen2x8 PCI Expressテクノロジが組み込まれているため、10.3125Gbps シリアル コネクティビティ が可能 ・ブロック RAM および DSP リソースが豊富に備わっているため、ワイヤレスLTEインフラ機器、LED バックライト付きディスプレイや 3D デジタル ビデオ ディスプレイ、医療用画像診断システム、航空 業界用画像システムなどに理想的 Virtex - 7 FPGAファミリ ■低電力で高いシステム パフォーマンスを要求するアプリケーションに最適 ・最大ロジック セル数: 約200万個 (Virtex-6での最大ロジックセル数は約75万個) ・最大 2.4Terabits/sec の I/O バンド幅で 4.7 TMACS の DSP パフォーマンスにより、システム パ フォーマンスは 2 倍以上 に飛躍 ・次世代 100GE ライン カード、300G ブリッジ、テラビット スイッチ ファブリック、100G OTN Muxponder、RADAR、 およびASICエミュレーションが可能 ・EasyPath™-7 FPGA に含まれる Virtex-7 FPGA デザインを使用して、柔軟性に富んだリスク フリー なコスト削減が実現 Artix-7 Family Kintex-7 Family Virtex-7 Family ロジックセル 352K 407K 1,955K Block RAM 12Mb 29Mb 65Mb 700 1,540 3,960 504 GMACS 1,848 GMACS 4,752 GMACS 4 16 80 トランシーバパフォーマンス 3.75Gbps 6.6Gbps 10.3125Gbps 10.3125Gbps 13.1Gbps 28Gbps PCI Express® Interface Gen1 x4 Gen2 x8 Gen3 x8 Memory Interface 800Mbps 2,133Mbps 2,133Mbps I/O ピン 450 500 1,200 I/O 電圧 1.2V、1.5V、1.8V、2.5V、 3.3V 1.2V、1.5V、1.8V、2.5V、 3.3V 1.2V、1.35V、1.5V、1.8V、 2.5V、3.3V DSP スライス DSPパフォーマンス (同期FIR) トランシーバーブロック数 −8− Virtex-6 FPGA ファミリ Virtex-6 FPGA ファミリ ■ Virtex-6 FPGA ファミリ の主な特徴 ・40nmプロセス(台湾UMC) ・コア電圧 : 1.0V or 0.9V(-1Lデバイスのみ) ・LX / LXT / SXT/ HXT 4種類のプラットフォームを用意 ・業界最大の759,000ロジックセル搭載 ・消費電力 Virtex-5ファミリに比べて最大で50%削減 ・6入力ルックアップテーブル(LUT)に対してフリップフロップを2個搭載 ・DSP48E1スライス(25x18 乗算器 + Pre-Adder)を最大2,016個搭載 ・36KbブロックRAM / FIFOを最大1064個(38,304Kbit)搭載 ・最大1200本のユーザーI/Oを配置 ・PCI Express v2.0ハードIP搭載 −Gen1(2.5Gbps) : x1、x2、x4、x8 レーン対応 −Gen2(5Gbps) : x1、x2、x4、x8 レーン対応 ・10 / 100 / 1000 Ethernet MACブロック搭載 ・GTX 150Mbps∼6.6Gbps シリアルトランシーバ搭載(LXT / SXT) ・GTH 9.953Gbps∼11.18Gbps シリアルトランシーバ搭載(HXT) ・LXT / SXT フットプリントコンパチブル ■ Virtex-6 ファミリ の製品一覧表 製造番号 ロジックセル 最大分散RAM(Kbit) ブロックRAM/FIFO(各36Kbit) ブロックRAM総数(Kbit) ミックスドモードクロックマネージャ (MMCM) DSP48E1スライス PCI Express®インターフェース ブロック 10/100/1000 イーサーネットMAC インターフェース 低消費電力 GTX トランシーバ GTH LX75T 74,496 1,045 156 5,616 LX130T 128,000 1,740 264 9,504 LX195T 199,680 3,040 344 12,384 LX240T 241,152 3,650 416 14,976 LX365T 364,032 4,130 416 14,976 LX550T 549,888 6,200 632 22,752 LX760 758,784 8,280 720 25,920 SX315T 314,880 5,090 704 25,344 SX475T 476,160 7,640 1,064 38,304 HX250T 251,904 3,040 504 18,144 HX255T 253,440 3050 516 18,576 HX380T 382,464 4,570 768 27,648 HX565T 566,784 6,370 912 32,832 6 10 10 12 12 18 18 12 18 12 12 18 18 288 480 640 768 576 864 864 1,344 2,016 576 576 864 864 1 2 2 2 2 2 0 2 2 4 2 4 4 4 4 4 4 4 4 0 4 4 4 4 4 4 12 0 20 0 20 0 24 0 24 0 36 0 0 0 24 0 36 0 48 0 24 24 48 24 48 24 ◆ Virtex-6 LXT/SXT FPGA Device-Package Combinations and Maximum Available I/Os Package Size(mm) Device LX75T LX130T LX195T LX240T LX365T LX550T LX760 SX315T SX475T FF484/FFG484 23 x 23 GTXs I/O 8 240 8 240 FF784/FFG784 29 x 29 GTXs I/O 12 360 12 400 12 400 12 400 FF1156/FFG1156 35 x 35 GTXs I/O 20 20 20 20 20 20 FF1759/FFG1759 42.5 x 42.5 GTXs I/O 600 600 600 600 600 600 24 24 36 720 720 840 24 36 720 840 FF1760/FFG1760 42.5 x 42.5 GTXs I/O 0 0 1200 1200 ◆ Virtex-6 HXT FPGA Device-Package Combinations and Maximum Available I/Os Package Size(mm) Device HX250T HX255T HX380T HX565T FF1154/FFG1154 35 x 35 GTXs GTHs I/O 48 0 320 48 0 320 FF1155/FFG155 35 x 35 GTXs GTHs I/O 24 24 12 12 440 440 FF1923/FFG1923 45 x 45 GTXs GTHs I/O 24 40 40 ※上記製品情報[ DS150 v2.2 ]より抜粋 < Virtex-6 詳細情報 > http://www.xilinx.com/support/documentation/data_sheets/ds150.pdf −9− 23 23 23 480 720 720 FF1924/FFG1924 45 x 45 GTXs GTHs I/O 48 48 24 24 640 640 Spartan-6 FPGA ファミリ Spartan-6 FPGA ファミリ ■ Spartan-6 FPGA ファミリ の主な特徴 ・45nmプロセス(韓国サムスン) ・コア電圧 : 1.2V or 1.0V(-1Lデバイスのみ) ・LX / LXT 2種類のプラットフォームを用意 ・Spartan-3A ファミリに比べ最大で70% 消費電力を削減 ・6入力ルックアップテーブル(LUT)に対してフリップフロップを2個搭載 ・DSP48A1スライス(18x18 乗算器 + 48bitアキュムレーター)を最大182個搭載 ・38KbブロックRAM を最大182個(4,824Kbit)搭載 ・クロックマネージメントタイル(CMT : PLL x 1個 + DSM x 2個)を最大6個搭載 ・3.3V入出力可能なIO ・IDELAY / ODELAYを全ユーザーIOピンに搭載 ・DDR2 / DDR3 最大800Mbps対応可能なメモリコントローラブロック(MCB)を内蔵 ・PCI Express v1.0ハードIP搭載(LXTのみ) −Gen1(2.5Gbps) : x1レーン対応 ・GTP 622Mbps ∼ 3.125Gbpsシリアルトランシーバ搭載(LXT ) ・新パッケージの追加 −CS252 : 13 x 13mm 0.8mm ピッチ −CS324 : 15 x 15mm 0.8mm ピッチ ■ Spartan-6 FPGA ファミリ の製品一覧表 製造番号 ロジックセル 最大分散RAM(Kbit) ブロックRAM(各18Kbit) ブロックRAM総数(Kbit) クロックマネージメントタイル (CMT) DSP48A1スライス LX4 3,840 75 12 216 LX9 9,152 90 32 576 LX16 14,579 136 32 576 LX25 24,051 229 52 936 LX45 43,661 401 116 2,088 LX75 74,637 692 172 3,096 LX100 101,261 976 268 4,824 LX150 147,443 1,355 268 4,824 LX25T 24,051 229 52 936 LX45T 43,661 401 116 2,088 LX75T 74,637 692 172 3,096 LX100T 101,261 976 268 4,824 LX150T 147,443 1,355 268 4,824 2 2 2 2 4 6 6 6 2 4 6 6 6 8 16 32 38 58 132 180 180 38 58 132 180 180 メモリーコントローラブロック 0 2 2 2 2 4 4 4 2 2 4 4 4 PCI Express®インターフェース ブロック GTP低消費電力トランシーバ 0 0 0 0 0 0 0 0 1 1 1 1 1 0 0 0 0 0 0 0 0 2 4 8 8 8 ※メモリーコントローラブロックはスピードグレード-3Lではサポートされません。 ◆Spartan-6 LX FPGA Device-Package Combinations and Maximum Available I/Os Package Size(mm) Pitch(mm) Device LX4 LX9 LX16 LX25 LX45 LX75 LX100 LX150 CPG196 8x8 0.5 I/O 106 106 106 TQG144 20 x 20 0.5 I/O 102 102 CSG225 FT(G)256 CSG324 FG(G)484 CSG484 FG(G)676 FG(G)900 13 x 13 17 x 17 15 x 15 23 x 23 19 x 19 27 x 27 31 x 31 0.8 1.0 0.8 1.0 0.8 1.0 1.0 I/O I/O I/O I/O I/O I/O I/O 132 160 186 200 160 186 232 186 226 266 218 316 320 358 280 328 408 326 338 480 338 338 498 576 ◆Spartan-6 LX FPGA Device-Package Combinations and Maximum Available I/Os Package Size(mm) Size(mm) Device LX25T LX45T LX75T LX100T LX150T CSG324 15 x 15 0.8 GTPs I/O 2 190 4 190 FG(G)484 23 x 23 1.0 GTPs I/O 2 250 4 296 4 268 4 296 4 296 ※上記製品情報は[ DS160 v1.5 ]より抜粋。 CSG484 19 x 19 0.8 GTPs I/O 4 4 4 4 296 292 296 296 FG(G)676 27 x 27 1.0 GTPs I/O 8 8 8 348 376 396 FG(G)900 31 x 31 1.0 GTPs I/O 8 8 498 540 < Spartan-6 詳細情報 > http://www.xilinx.com/support/documentation/data_sheets/ds160.pdf − 10 − 電源ソリューション ベルニクス ■ 非絶縁型 POL DC-DC コンバータ 進化した FPGA に高速応答 POL コンバータが必要な理由 FPGA を含む最新 LSI は、プロセスの進化にともなう高機 能化、高集積化により飛躍的な低コスト化が進んでいま すが、その反面 IC に供給する電源は低電圧大電流化が加 速しています。これは同時に電源の許容電圧範囲が狭く なることを意味しています。現在の最先端プロセスの LSI では、100mV の電源の揺れしか許されなくなっているの が現実です(右図参照)。この許容電圧範囲を確実に維 持し、データ転送エラー/誤動作を防止するために必要な のが高速応答POL コンバータです。 ■ POL とは・・・ Point of Load の略で、負荷のすぐそばに DC-DC コンバータを実装すること NEW NEW BSTファミリ ●低価格 ●小ディレーティング ●世界標準サイズ ●RoHS対応 ENPIRION社製品 ENファミリ ●超低価格 ●ICタイプ ●インダクタ内蔵 ●出力2%精度対応 汎用 ENPIRION社 製品 EN 9A BSK 8A BDA 12A BST-L 10A BDZ 10A BSK 4A BSV-H 12A BSV-HL 12A 1%精度 低ノイズ BSV-HE 9.5A BSV-マイク ロ BSV-m8 高速応答 8A BSV-m6 6A BSV-m3 3A BST-M 6A BST-M 3A NEW NEW BSV-H 22A BST-R BST-L 16A BST-M 10A NEW NEW EN 6A EN 3A EN 2A EN 1A EP 600mA 電流(大) BST-L 25A BSKファミリ ●12V入力 ●低価格・小型・低背 ●高効率 ●RoHS対応 NEW NEW BSV-nano 4A 電流(小) BSVファミリ ●高性能 ●高速応答性能 ●最先端IC向け ●超小型 ●低ノイズ ●高効率 ●出力1%精度対応 ●RoHS対応 ■ 製品ラインナップ 絶縁DCDCコンバータ 第5世代 非絶縁DCDCコンバータ 超小型・絶縁型 高速応答POL BSV-series 出力精度±1%、業界最速の応答速度 超小型・高絶縁型 BSV-nano 絶縁耐圧:最大6kVDC RECOM提携製品 1.5∼10Wstt 4A BSV-HE 9.5A BSV-H 22A デジタルPOL ENPIRION PMBus採用 インダクター・FET内蔵タイプ デジタル制御DCDC ラインナップ:0.4A∼12A BT-series 超低ノイズ・高信頼性 リップルノイズ 10mVpp以下 BY-series ACDC・スイッチング電源・特注電源 中高圧DCDC・高圧電源 極小サイズ中高圧DCDC 100V∼2000Vまで多彩なシリーズ BHI-series 超小型・高絶縁型 医療規格対応 BLN-series 超低ノイズ製品 10mVpp(typ.) XP power 超小型 − 11 − 世界初のデバイス化高圧電源 FPGA Core I/O XC3S50A/N 0.1 0.3 XC3S200A/N 0.3 0.6 XC3S400A/N 0.5 0.7 XC3S700A/N 0.6 0.8 XC3S1400A/N 1.1 1.1 XC3SD1800A 1.9 1.1 XC3SD3400A 2.8 1.1 XC5VLX30 1.4 0.9 XC5VLX50 2.1 1.2 XC5VLX85 3.6 1.2 XC5VLX110 4.7 1.8 XC5VLX155 7.2 1.8 XC5VLX220 8.9 1.8 XC5VLX330 13.7 2.6 XC5VLX20T 1.2 0.4 XC5VLX30T 1.9 0.8 XC5VLX50T 2.8 1.1 XC5VLX85T 4.3 1.1 XC5VLX110T 5.6 1.5 XC5VLX155T 8.1 1.5 XC5VLX220T 9.9 1.5 XC5VLX330T 15 2.1 XC5VSX35T 2.8 0.8 XC5VSX50T 4.2 1.1 XC5VSX95T 7.4 1.4 XC5VSX240T 15.5 2.1 XC5VFX30T 3 0.8 XC5VFX70T 6.1 1.4 XC5VFX100T 8.4 1.5 XC5VFX130T 10.2 1.8 XC5VFX200T 14.2 2.1 FPGA Core I/O XC6SLX4 0.3 0.3 XC6SLX9 0.6 0.5 XC6SLX16 0.7 0.5 XC6SLX25 1.1 0.6 XC6SLX45 2.1 0.8 XC6SLX75 3.7 0.9 XC6SLX100 5.2 1.1 XC6SLX150 6.8 1.3 XC6SLX25T 1.4 0.6 XC6SLX45T 2.5 0.7 Aux A1.0V A1.2V Core1:Bellnix I/O1:Bellnix Core2:Bellnix I/O2:Bellnix BSVBSVn/a 0.1 n/a EP5368QI EP5368QI 3.3S3R0M 3.3S3R0M BSVBSVn/a EP5368QI EN5311QI 0.1 n/a 3.3S3R0M 3.3S3R0M BSVBSVn/a EP5368QI EN5311QI 0.1 n/a 3.3S3R0M 3.3S3R0M BSVBSVn/a EP5368QI EN5311QI 0.2 n/a 3.3S3R0M 3.3S3R0M BSVBSVn/a EN5322QI EN5322QI 0.2 n/a 3.3S3R0M 3.3S3R0M BSVBSVn/a EN5322QI EN5322QI 0.2 n/a 3.3S3R0M 3.3S3R0M BSVBSVn/a EN5336QI EN5322QI 0.2 n/a 3.3S3R0M 3.3S3R0M BST04MBSVBSVn/a EN5322QI 0.3 n/a 0.7S06 3.3S3R0M 3.3S3R0M BST04MBSVBSVn/a EN5322QI 0.5 n/a 0.7S06 3.3S3R0M 3.3S3R0M BST04MBSVBSVn/a EN5322QI 0.6 n/a 0.7S06 3.3S6R0M 3.3S3R0M BST04MBSVBSVn/a EN5336QI 0.6 n/a 0.7S06 3.3S8R0M 3.3S3R0M BST04MBSVBSVn/a EN5336QI 0.7 n/a 0.7S10 3.3S12R0H 3.3S3R0M BST04MBSVBSVn/a EN5336QI 0.7 n/a 0.7S10 1.5S22R0H 3.3S3R0M BST04LBSVBSVn/a EN5366QI 0.9 n/a 0.7S16 1.5S22R0H 3.3S3R0M BST04MBSVBSV0.2 0.1 0.3 EP5368QI 0.7S06 3.3S3R0M 3.3S3R0M BST04MBSVBSV0.3 0.3 0.4 EN5311QI 0.7S06 3.3S3R0M 3.3S3R0M BST04MBSVBSV0.5 0.4 0.6 EN5322QI 0.7S06 3.3S3R0M 3.3S3R0M BST04MBSVBSV0.6 0.4 0.6 EN5322QI 0.7S06 3.3S6R0M 3.3S3R0M BST04MBSVBSV0.6 0.5 0.8 EN5322QI 0.7S06 3.3S6R0M 3.3S3R0M BST04MBSVBSV0.7 0.5 0.8 EN5322QI 0.7S10 3.3S12R0H 3.3S3R0M BST04MBSVBSV0.7 0.5 0.8 EN5322QI 0.7S10 3.3S12R0H 3.3S3R0M BST04LBSVBSV0.9 0.7 1.3 EN5336QI 0.7S16 1.5S22R0H 3.3S3R0M BST04MBSVBSV0.3 0.3 0.4 EN5311QI 0.7S06 3.3S6R0M 3.3S3R0M BST04MBSVBSVEN5322QI 0.5 0.4 0.6 0.7S06 3.3S6R0M 3.3S3R0M BST04MBSVBSV0.6 0.5 0.8 EN5322QI 0.7S10 3.3S12R0H 3.3S3R0M BST04LBSVBSV0.8 0.7 1.2 EN5336QI 0.7S16 1.5S22R0H 3.3S3R0M BST04MBSVBSV0.3 0.5 0.4 EN5311QI 0.7S06 3.3S6R0M 3.3S3R0M BST04MBSVBSV0.6 1 0.7 EN5322QI 0.7S10 3.3S12R0H 3.3S3R0M BST04MBSVBSV0.6 1 0.7 EN5322QI 0.7S10 3.3S12R0H 3.3S3R0M BST04LBSVBSV0.7 1.2 0.9 EN5336QI 0.7S16 3.3S12R0H 3.3S3R0M BST04LBSVBSV0.8 1.5 1.1 EN5336QI 0.7S16 1.5S22R0H 3.3S3R0M Aux A1.0V A1.2V Core1:Bellnix I/O1:Bellnix Core2:Bellnix BSV0.1 n/a n/a EP5368QI EP5368QI 3.3S3R0M BSV0.1 n/a n/a EN5311QI EP5368QI 3.3S3R0M BSV0.2 n/a n/a EN5311QI EP5368QI 3.3S3R0M BSV0.2 n/a n/a EN5322QI EN5311QI 3.3S3R0M BSV0.2 n/a n/a EN5336QI EN5311QI 3.3S3R0M BST04MBSV0.3 n/a n/a EN5322QI 0.7S06 3.3S6R0M BST04MBSV0.3 n/a n/a EN5322QI 0.7S06 3.3S6R0M BST04MBSV0.4 n/a n/a EN5322QI 0.7S10 3.3S8R0M BSV0.2 n/a 0.3 EN5322QI EN5311QI 3.3S3R0M BSV0.2 n/a 0.5 EN5336QI EN5311QI 3.3S3R0M BST04MBSV0.3 n/a 1 EN5311QI 0.7S06 3.3S6R0M BST04MBSV0.3 n/a 1 EN5322QI 0.7S06 3.3S6R0M BST04MBSV0.4 n/a 1 EN5322QI 0.7S10 3.3S12R0H BST04MBSV0.7 EN5311QI 0.2 0.8 0.7S06 3.3S6R0M BST04MBSV1.2 EN5322QI 0.4 1.2 0.7S10 3.3S8R0M BST04LBSV1.2 EN5322QI 0.4 1.2 0.7S16 3.3S12R0H BST04LBSV1.4 EN5322QI 0.5 1.5 0.7S16 1.5S22R0H BST04LBSV1.4 0.6 1.5 EN5322QI 0.7S25 1.5S22R0H BST052.2 2.1 EN5322QI cf 0.8 3.3S30 XC6SLX75T 4.3 0.8 XC6SLX100T 5.6 1.1 XC6SLX150T 7.3 1.2 XC6VLX75T 4.6 0.7 XC6VLX130T 7.9 1.1 XC6VLX195T 11 1.1 XC6VLX240T 13.1 1.3 XC6VLX365T 16.9 1.5 XC6VLX550T 25.7 1.5 XC6VSX315T 18.7 1.3 0.6 1.5 1.4 XC6VSX475T 29.2 1.5 0.8 2.2 2.1 XC6VHX250T 15.4 0.6 0.5 2.9 2.8 XC6VHX255T 14 0.9 0.5 1.5 1.4 XC6VHX380T 22.4 1.2 0.7 2.9 2.8 XC6VHX565T 29.9 1.2 0.9 3 2.8 BST04L0.7S25 BST053.3S30 BST04L0.7S16 BST04L0.7S16 BST04L0.7S25 BST053.3S30 EN5322QI BSV1.5S22R0H EN5322QI cf EN5311QI EN5322QI BSV1.5S22R0H BSV1.5S22R0H EN5322QI cf EN5322QI cf I/O2:Bellnix BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M BSV3.3S3R0M AUX:Bellnix A1.0V:Bellnix A1.2V:Bellnix EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EN5311QI n/a n/a EN5311QI n/a n/a EN5311QI n/a n/a EN5311QI n/a n/a EN5311QI n/a n/a EP5368QI EP5368QI EP5368QI EP5368QI EP5368QI EP5368QI EP5368QI EP5368QI EN5311QI EN5311QI EP5368QI EN5311QI EN5311QI EP5368QI EN5311QI EN5311QI EP5368QI EN5311QI EN5311QI EP5368QI EN5311QI EN5311QI EN5311QI EN5322QI EP5368QI EP5368QI EP5368QI EP5368QI EP5368QI EN5311QI EN5311QI EP5368QI EN5311QI EN5311QI EN5311QI EN5322QI EP5368QI EP5368QI EP5368QI EN5311QI EN5322QI EN5311QI EN5311QI EN5322QI EN5311QI EN5311QI EN5322QI EN5311QI EN5311QI EN5322QI EN5322QI AUX:Bellnix ・Core1/IO1:価格重視時の構成。 Spartan系ではこちらでの構成がオス スメです。 ・Core2/IO2:性能重視時の構成。負 荷急変時の応答に優れた電源構成。 Virtex系ではこちらでの構成がオスス メです。 ・高速シリアル IO 向けアナログ電源 は A1.0V/A1.2V で示しています。 ・これらは目安の消費電流値です。より正 確には実設計リソースに基づきXilinx社XPE エクセルシート等を利用してのお見積もり をお勧めします ・XPE12.1にて、使用効率100%、動作周波 数100MHz、トグル率50%、IOはLVTTL3.3V 最大出力で計算しています A1.0V:Bellnix A1.2V:Bellnix EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a n/a EP5368QI n/a EP5368QI EP5368QI n/a EP5368QI EP5368QI n/a EN5322QI EP5368QI n/a EN5322QI EP5368QI n/a EN5322QI EP5368QI EN5311QI EN5311QI EP5368QI EN5322QI EN5322QI EP5368QI EN5322QI EN5322QI EP5368QI EN5322QI EN5322QI EN5311QI EN5322QI EN5322QI EN5311QI EN5336QI EN5336QI EN5311QI EN5322QI EN5322QI EN5311QI EN5336QI EN5336QI EP5368QI EN5366QI EN5366QI EP5368QI EN5322QI EN5322QI EN5311QI EN5366QI EN5366QI EN5322QI EN5366QI EN5366QI − 12 − ・XPE12.1にて、使用効率100%、動作周波数100MHz、 トグル率50%、IOはLVTTL3.3V(Virtex6は2.5V)高速24mA で計算しています ・10GシリアルIOを利用の際は別途1.1V/1.8Vが必要です。 詳しくは担当にお問い合わせ下さい ・cf: 動作条件を含めまして弊社担当にお問い合わせ下 さい 電源ソリューション FPGA 対応電源一覧表 電源ソリューション AC4000V耐圧 高効率&超小型AC-DC ソリューション ベルニクスのBHIシリーズは、医療機器と情報処理機器の安全規格を取得した汎用AC-DC電源です。 入力−出力間AC4600Vの高絶縁耐圧と、0.2mA max.の低漏洩電流を兼ね備え、医療機器安全規格 対応のユニット電源で、業界最小クラスを実現しました。 また、漏洩電流と両立が難しい各種EMC規格に 適応しています。 ■ 50W/100W BHI 50W品 サイズ :33*79*110mm BHI 100W品 サイズ :33*81*146mm BHI シリーズ <特徴> ・医療・情報適合規格: EN60601-1 / UL60601-1 / EN60950-1 / UL60950-1 ・高絶縁 AC4500V ・ユニット電源で業界最小 ・カバー付きにて50℃/100% ・高効率 90%typ 表:効率と損失の比較 ・低漏洩電流200uA / 正常時 電源内部で強化絶縁対策済 従来品 ベルニクス 比較 効率 78% 88% 10%向上 損失 28.2W 13.6W 14.6W低減 ・独自の垂下型過電流保護採用 電力損失の比較 W 30 図:医療規格対応 同出力品 体積比 25 20 15 医療規格対応の同出力 品で比較した場合、体 積比で55%の小型化に 成功しました! 10 5 0 従来品 ベルニクス ■ 製品ラインナップ 出力電力 50W 100W 出力電圧 5V BHI-05S10R0 BHI-05S20R0 12V BHI-12S4R3 BHI-12S8R5 オプションとして 15V BHI-15S3R5 BHI-15S7R0 リモートON/OFF機能(-R品) 24V BHI-24S2R2 BHI-24S4R5 48V BHI-48S1R1 BHI-48S2R1 もご用意可能です カスタム・セミカスタム AC-DC ソリューション ベルニクスはカスタム電源に対応しており、さまざまな分野で採用実績があります。 また、ベルニクスが提携しているイギリスの XP社やドイツの RECOM社は通信、医療、 計測、半導体製 造装置、 放送など産業機器市場向けAC-DC電源で、ヨーロッパで高いシェアと実績を持っています。 カスタム・セミカスタム電源をご希望の方は、是非一度PALTEKにご相談ください。 ■ カスタムAC-DC採用実績 ・放送局向け機器 ・航空宇宙 ・半導体パラメータアナライザ - スペ−スシャトル搭載DC−DCコンバ−タ ・発電所向け: - 航空機モニター制御電源 - 火力発電(冗長電源) - 航空機搭載用サーマルイメージャ - 原子力発電(センサ−用高圧電源 ) ・ミニラボ(DPEなど) ・医療機器 - ピエゾ高圧駆動電源 - 超音波診断装置多出力スイッチング電源 ・鉄道 - CTスキャナー(Max35KVまで対応可能) - 東海道・東北・上越新幹線列車無線電源 - 電子顕微鏡用スイッチング電源 - 各社在来線向けATC装置 ・防災システム - テレメーター ■セミカスタム・多出力対応ACDC ・ XP power ・ RECOM カスタム電源の事なら 何でもご相談ください! ※以下項目についてお知らせください ※以下項目についてお知らせください ・入力電圧 ・入力電圧(AC100v以外) (AC100v以外):V :V ・出力電圧 :V ・出力電圧 :V ・出力電流 :A ・出力電流 :A ・動作温度範囲 :℃ ・動作温度範囲 :℃ ・生産数量 :pcs/lot/年 ・生産数量 :pcs/lot/年 ・試作・量産時期 : ・試作・量産時期 : ・特記事項 : ・特記事項 : (安全規格、その他 (安全規格、その他 必要な規格等) 必要な規格等) <特徴> ・産業用, 医療用対応 ・直列, 並列運転対応 ・効率 83.5% typ. (115Vac) ・10-2000Wの幅広いラインアップ ・最大出力電圧150VDCまで可能 ・過電圧・過電流・過熱保護機能 ・短納期 ・-20℃にて動作 ・RoHS指令対応 ・SEMI F47, EN60950-1, UL60950-1, CSA22.2, ・動作温度範囲 -20 ℃ ∼ +70 ℃ NO60950-1-03, EN60601-1, EN61010-1 (ディレーティング要) − 13 − ■ FPGA プロセッサ対応 リアルタイム OS 一覧 会社名 eSOL ITRON MISPO PetaLogix リネオソリューションズ Linux Wind River Systems その他 Wind River Systems 製品 PrKERNELv4 NORTi uClinux and Petalinux 2.6 LinuxLink Wind River GPP Linux Open Source Linux(GIT) VxWorks プロセッサ MicroBlaze / PowerPC405 MicroBlaze / PowerPC405 MicroBlaze PowerPC405, 440 PowerPC405, 440 MicroBlaze / PowerPC405, 440 PowerPC405, 440 組込みFPGAソリューション リアルタイム OS ソリューション ◆実績 No.1リアルタイムOS:NORTi Professional <NORTi Professional 特徴> ・リアルタイムOS採用実績No,1 ・リソースの少ない組込みに適したTCP / IPプロトコルスタックが標準で付属 ・uITRON Ver.4準拠 Toppers / JSPカーネル1.4 (MicroBlaze対応) ・『ySOCK6』 IPv6対応 TCP/IP プロトコルスタック ・『yFILE-S』 ファイルシステム ・ソフトウエア開発環境 <価格例> ・1 ユーザーライセンス : ¥198,000 (税別) ・3 ユーザーライセンス : ¥518,000 (税別) ※ユーザー数に応じたライセンスパッケージをご用意 しております。 ※MicroBlaze、PowerPC用でそれぞれ別パッケージに なります。 <株式会社ミスポ> http://www.mispo.co.jp/ ◆Wind River Linux、VxWorks 日新システムズ社とウインドリバー社は業務提携を行いました。 PALTEKでは、従来から商用Linux + FPGAソリューションにおいて強いパートナーシップを結んでいた日新システムズ社 のもと、Wind River Linux、VxWorksをご提案いたします。 リアルタイムOSインプリメンテーションサービス PALTEKではお客様の開発システムにリアルタイムOSを組み込み、 OSが動作するまでのポーティングサービスを承っております。 サポートOS サポートOS MISPO社 MISPO社 NORTi NORTi, Xilinx Xilinx Open Source Linux( Linux( GIT) GIT) 対応CPU 対応CPU PowerPC405 / 440 ( Xilinx FPGA) FPGA) , MicroBlaze 詳細は担当営業、もしくは[email protected]までお問合せください。 − 14 − 組込みFPGAソリューション EDK デバイスドライバ レスキュー FPGA組込みソフトウェア設計におけるユーザフレンドリーなデバイスアクセスをご提供 ■ EDK デバイス ドライバ レスキュー とは? EDKデバイス ドライバ レスキューではザイリンクス FPGA 組込みシステム向けに開発した パッケージソフトウェア 『dAdapy zero SystemTM』をご提供 ■ こんな方にオススメ - FPGAプロセッサを初めて設計される方 - ハードウェアデザインの評価にソフトウェアを使用し、評価されるハード設計者様 - 動作実績のあるAPIを使用し、ソフトウェア設計期間を短縮させたい方 サービスメニュー 一覧 ・テクニカルサポート 3インシデント (有効期限:12ヶ月間) ・保守バージョンアップサービス (有効期限:12ヶ月間) ・ハードウェアリファレンスデザイン ・ソフトウェアリファレンスデザイン ・資料 基本パッケージ(単体) ユーザーアプリケーション dAdapy zero system ザイリンクス API 本パッケージのサポート対応IPコアは、以下全てを含んでおります。 ① DDR2_SDRAM (MPMC) ② Push Button / DIP Switch (GPIO) ③ BPI FLASH (XPS_MCH_EMC) ④ RS232_UART (UART16550) ⑤ one Timer Counter (XPS_TIMER) ⑥ interrupt controller (intc) ⑦ 4Mbit Quad SPI Flash (XPS_SPI) ⑧ 1KB I2C EEPROM (XPS_IIC) 新規 保守バージョンアップサービス (12ヶ月) 継続 保守バージョンアップサービス (12ヶ月) 保守サービス 追加インシデント イーサネット追加オプション 1 インシデントチケット(有効期限:12ヶ月) 3 インシデントチケット(有効期限:12ヶ月) 5 インシデントチケット(有効期限:12ヶ月) 別途開発対応となります。詳細につきましてはお問い合わせ下さい。 FPGAハードウェアデザイ ン < システム構成例 > dAdapy zero System on EDK は、 株式会社アトリエシーピーユーの商標です。 ■ dAdapy zero System 主要機能 これらは再利用性を念頭においたパッケージ資産のため、容易にお客様のコードに流用する事ができます。 - 汎用 IO による入出力割り込み制御 - 各種メモリデバイスのリードライト制御 - タイマ・カウンタ割り込み制御 - I2C、SPI インターフェイスによるリードライト制御 ■ Spartan-6® FPGA SP601評価キット (MicroBlaze® プロセッサ) dAdapy zero System は Spartan-6 FPGA SP601 評価キットにポーティン グしておりますが、MicroBlaze プロセッサは FPGA ファミリを選びませ ん。ハードウェアデザイン上を設定を合わせて頂ければ、サンプルコー ドの流用を容易に行うことが可能となります。 FPGA+Linux 組込みプラットフォーム SUZAKU朱雀 ・FPGA on プロセッサ評価が可能 ・手軽にLinux評価が可能 ・量産にも使用可能な、安価なイーサネットIF付き ・初心者の方でも安心、一から始められるチュートリアル付き ■ 開発キット 型番 :SZ410-SIL 型番 :SZ130-SIL 定価 : ¥50,000 (税別) 定価 : ¥38,000 (税別) ■ボード単体 型番 :SZ410-U00 型番 :SZ130-U00 定価 : ¥42,000 (税別) 定価 : ¥30,000 (税別) = + − 15 − F-Sight Xstick:ターゲットボード限定 低価格 FPGA+CPUエミュレータ あらかじめ用意されている ISE、EDKのサ ンプルファイルとチュートリアル(日本 語)により、FPGAの知識を必要とせず に、従来のプロセッサと同じ手順で FPGA内のプロセッサを評価できます。 こんな方にオススメ ・FPGAに深入りせずにFPGA on プロセッサを体感したいという ソフトウエア設計者の方 ・ソフトウエア設計者の方にMicroBlazeを評価させてみたいという ハードウエア設計者の方 ・ザイリンクス社製Spartan-3ファミリ評価ボード所有者の方 <F-Sight Xstick BUNDLE 主な機能・特長> ■ F-Sight Xstick ボード限定版 型番 :CPA2B 定価 : ¥38,000 (税別) ※トレース機能は含みません ・Cソースレベルデバッグ対応 ・CPUプログラムのGo/ Break/ Step実行制御 ・変数参照・変更可能 ・MicroBlazeのプログラムアドレスでのブレークが可能 ・HDLソース・ウィンドウで回路の修正 => 合成 => コンフィギュレー ションをサポート (ISEツールが必要となります) <使用可能なターゲットボード> ・ロジックアナライザ機能 (2ch)(※トレース機能は含みません) ・HW-SD1800A-DSP-SB-UNI-G-J ・サンプル・ファイル、日本語チュートリアル・マニュアル付属 ・右記4種類のボードいずれか1つを選択して使用 ・HW-SPAR3A-SK-UNI-G-J ・HW-SPAR3AN-SK-UNI-G-J ・HW-SPAR3E-SK-UNI-G-J F-Sight:高機能FPGA + CPU エミュレータ 組込みFPGAソリューション ■ ソフトウェア設計者の方、38,000円 でFPGA on プロセッサを体験してみませんか? 本格的なソフトウェアデバッグ環境をお探しの方へ。ソフトウェア・ハードウェアのトータルデバッグ環境をご提案します。 ■ Virtex-II Pro/Virtex-4/5 FX 搭載 PowerPC 向けデバッガ 型番 :F-Sight2VP-PPC 定価 : ¥598,000 (税別) ■ MicroBlaze 向けデバッガ 型番 :F-Sight-MicroBlaze 定価 : ¥498,000 (税別) MicroBlazeで画像処理機能を実現 ■logicBRICKS™ で画像処理機能を実現 Xylon社のlogicBRICKS™を使用して、EDKでMicroBlazeのペリフェラルとしてシステムに組み込むことで、 画像処理機能をコーディングなしでインプリメントできます。 IPコア logiCVC-ML logiWIN logiBITBLT logiBMP logiBAYER logiLENS logiMEM logiCAN logiUART logiAIR logiI2S logiRC logiSTEP logi3D 機能 マルチレイヤー対応 コンパクトビデオコントローラ ビデオ入力 ラスターオペレーションを含む、グラフィック・アクセラレータ 高機能グラフィック・アクセラレータ カラーカメラセンサーデコーダ カメラレンズ歪み補正コントローラ SDR/DDR メモリ・コントローラ CAN2.0B互換ネットワークコントローラ UART(ユニバーサル非同期レシーバ/トランスミッタ) オーディオ赤外線(ディジタルFM変換) I2S オーディオ・コントローラ 赤外線リモート・コントローラ・レシーバ ステッピングモータ・コントローラ 3次元グラフィックアクセラレータ(開発中) <魚眼レンズ補正キット> 魚眼レンズによって生じる歪みを補正する IP Core の評価キッ トです。魚眼レンズを使うと広角で画像を取り込むことが出来 ますが周辺にいくほど円形状に歪んでしまいます。logiLENS を 使用することで、円形状の歪みを真っ直ぐに補正します。 補正前 <logiTAP ∼タッチパネル・ソリューション∼> logiTAP タッチパネル開発プラットフォームはハードウェアと ソフトウェアの双方をカスタマイズ可能な組み込みシステム 評価キットです。 提供されるモジュールはすでにヨーロッパのオートモーティブ 市場および医療関係で実績がある製品レベルの品質です − 16 − 補正後 <ザイロン d.o.o. 日本支店> http://www.xylon.jp/ja PCI Express ソリューション PCI Express ソリューション ■ Virtex-6で高帯域幅のPCI Expressを実現 Virtex®-6デバイスは最大8レーンのPCI Express® ハードマクロを内蔵しています。PCI Express Base specification 2.0(2.5 & 5.0 Gbps ) に準拠し 、高性能なアプリケーションを低消費電力、少ロジック・エレメント、短時間で構築する事が可能です。 <Virtex-6 に内蔵されているPCI Express® ハードマクロの特徴> ・x8までのPCI Express Endpoint/Root Port機能対応 ・物理層、データリンク層、トランザクション層全て内蔵 ・複数のPCI Expressハードマクロ内蔵デバイスあり ・最大ペイロードサイズ1024Byte(Gen2最大512Byte) ・ISEのCORE Generatorにより設定可能なバッファサイズ ・最大32個Multi-Vector MSI迄サポート DMA機能が必要な場合・・・ Virtex-6に内蔵されているPCI Express® ハードマクロは DMA 機能がサポートされていません。DMA機能が必要な場合は PLDA、NORTHWEST LOGIC、OKI が提供するハードマクロ 専用のDMA IPコアがお勧めです。 IP ベンダーの比較 PLDA NWL OKI VHDL Verilog ○ ○ × ○ ○ ○ IPコアを使用すれば <DMA IP コア の特徴> 開発工数の削減 ・マルチチャンネルのDMA機能を提供 納期の短縮が可能に! ・Scatter-Gather DMAモードサポート ・スループットを最大限に向上可能 ・PCI Express TLP Packet生成と分解機能搭載 ・簡易なパラレルユーザーインタフェース ロジック規模 DMAチャネル数 SP605ボード対応 SW開発サポート Gen2x8 4700 LUTs (3 DMA) 最大8 ○ × 7500 LUTs (2 DMA) 最大4 ○ × 4300 LUTs (1 DMA) 最大4 ○ ○ ※DMAチャネル数 などの構成により、 ロジック規模は異 なります Virtex-6 FPGA ML605 評価キットなら PCI Express をすぐに評価可能 ■ Virtex-6 FPGA ML605 評価キット 型番 :EK-V6-ML605-G-J 定価 : ¥260,000 (税別) ■ Spartan-6によるPCI Expressソリューション Spartans-6には1レーンのPCI Express® ハードマクロを内蔵しています。Spartan-6に内臓されることで低価格、高性能、そして拡張性 と信頼性を持つことにより、幅広いコンピューティング、コミュニケーションなどのアプリケーションに使用されています。1レーン (2.5Gb/s)より更に帯域が必要な場合は、ソフトコアの使用により最大4レーンのPCI Express (10Gb/s)まで実現する事が可能です。 <Spartan-6 に内蔵されているPCI Express® ハードマクロの特徴> ・x1 PCI Express Endpoint機能 ・物理層、データリンク層、トランザクション層全て内蔵 ・PCI Express Bass Specification v1.1準拠 ・最大ペイロードサイズ512Byte ・ISEのCORE Generatorから設定可能なバッファサイズ ・最大32個のMulti-Vector MSIサポート DMA機能が必要な場合・・・ Spartan-6に内蔵されているPCI Express® ハードマクロは DMA 機能がサポートされていません。DMA機能が必要な場 合は PLDA、NORTHWEST LOGIC、OKI が提供するハードマ クロ専用のDMA IPコアがお勧めです。 IP ベンダーの比較 PLDA NWL OKI VHDL ○ ○ × Verilog ○ ○ ○ <DMA IP コア の特徴> IPコアを使用すれば ・マルチチャネルのDMA機能を提供 開発工数の削減 納期の短縮が可能に! ・Scatter-Gather DMAモードサポート ・スループットを最大限に向上可能 ・PCI-Express TLP Paket生成と分解機能搭載 ・簡易なパラレルユーザーインターフェース ロジック規模 DMAチャネル数 SP605ボード対応 SW開発サポート 3500 LUTs (3 DMA) 最大8 ○ × 4700 LUTs (2 DMA) 最大4 ○ × 2692 LUTs (1 DMA) 最大4 ○ ○ Spartan-6 FPGA ML605 評価キットなら PCI Express をすぐに評価可能 ■ Spartan-6 FPGA SP605評価キット 型番 :EK-S6-SP605-G-J 定価 : ¥65,000 (税別) − 17 − ※DMAチャネル数 などの構成により、 ロジック規模は異 なります ■ PLX Technology Solution PLX Technnology社製品は、PCI Expressバス、USB2.0、PCI-Xバス、PCIバス、Localバス、ISAバスなど多様なI/Oインターフェース との接続が可能です。全てのデバイスに対して評価ボードを容易しているため、早期の開発 / 評価が可能です。 ◆PLX Express ブリッジ / スイッチ ◆FPGA との使用例 PLX8xxxシリーズ ■ PCI Express 技術特集 PALTEK では PCI Express について多くの技術ノウハウを蓄積しています。その一部 について、以前配信した PCI Express 技術特集メールの資料を下記からダウンロード可能 です。日々の設計にどうぞお役立てください。 PCI Express ソリューション PLX PCI Express ソリューション < PCI Express 技術特集 > 第 1 回 これさえ知っていれば迷わない − PCI Express エンドポイント特集 − 第 2 回 ボードを検討されている方必見 − PCI Express ボード設計特集 − 第 3 回 「でもやっぱり難しそう」そう感じる貴方の為の簡単 PCI Express 実現方法 第 4 回 本格検討:大規模 PCI Express − どこで PCI Express は導入されているの?− 番外編 『高速インターフェースでトラぶらない電源選択のポイントとは?』 番外編 『PCI Express アドイン・カード の構成選択と基板設計の要点』 エクセルソフト PCI Express ソリューション ■ デバイス ドライバ開発ツールキット − WinDriver™ − WinDriver (ウィンドライバー) は、チップ ベンダーに依存しない、汎用的にデバイスをサポートし、OS の内部構造を意識せずに、ドライバ アプリケーションの上位層の開発に集中できます。WinDriver は、 カスタム デバイス ドライバの開発用にデザインされています。 < WinDriver 特徴 > 〔 WinDriver のアーキテクチャ〕 <エクセルソフト株式会社> http://www.xlsoft.com/jp/ ・ユーザーモードでドライバを開発し、Kernel PlugIn 機能を使用して、カーネルモードのパ フォーマンスを実現 ・ウィザードでハードウェアの診断とドライバ コード を自動生成 ・WDK、OS の内部構造やカーネルの知識は必要 なし ・対応する OS 間でドライバ コードの互換性: 32bit から 64bit へスムーズに移行 ・ランタイムの配布ロイヤリティは無料 ・主要なチップ ベンダ を拡張サポート (Xilinx/PLX/AMCC/Altera/Cypress/Microchip/Phi lips/Texas Instruments/Agere/Silicon Laboratories) ・30日間無料のフル機能を備えた体験版の提供 ・対応開発環境 Visual Studio(C,VB,C#),Borland C ++,GCC 等 ・WHQL 認定可能なドライバを作成: Windows ロゴ取得のための WHQL 認証サービス を提供開始! ・64 bit 対応 ・Ellisys Explorer 200 USB バス アナライザ と統合 可能: Ellisys USB バス アナライザの取り扱いを開始! ※対応OS :Windows、Windows CE、Mac、Linux、Solaris 、 VxWorks ※対応バス:USB、PCI、PCI Express、CardBus、CompactPCI、ISA、PMC、PCI-X、PCI-104 、 PCMCIA − 18 − FPGA IP ソリューション Spartan-6 でUSB3.0を実現可能 ■ USB3.0 検証用ボード PLDA社 「USB 3.0 Development Kit」 USB3.0製品開発より早く、スムース、設計リスクの低減 のため、 PCI ExpressなどハイスピードIPで多くの実績を 持つPLDA社がUSB3.0 IPコアとXilinxのSpartan-6 FPGAデ バイス搭載の低コストのFPGA、USB3.0評価ボードー SuperUSBS6-75ボードをリリースしました。 <USB 3.0 Development ボード (RoHS対応)主な機能> ・FPGA : XC6SLX75-2CSG484を搭載 ・USB 3.0 PHY: TUSB1310を搭載する、 USB 2.0に互換性がある 「 Spartan-6 USB 3.0開発キット 」はザイリンクス Spartan-6 FPGAデバイス、XC6SLX75-2CSG484を搭載し、 USB 3.0サブシステムを実現するために必要なリソース と性能を完全に確保した上、SuperSpeed USBデバイス ベースのアプリケーションの試作と開発の為に、低コス トのハードウェアおよびソフトウェア環境を提供します。 ・USB 3.0スタンダードBコンネクター ・64Mx16bits DDR2 SDRAM コンポーネント メモリ ・1Mb SPI FlashPROM ・ハイースピード120ピンコネクター 1個 ・50個LVDS受信、或いは送信ペア(100 本の LVCMOS33/25/18/15/12 信号としても使えます) ・JTAG ・子ボードによりフルカメラリックインタフェースを変換可 ◆キット内容◆ ・XC6SLX75-2CSG484とTI USB3.0PHY(TUSB1310)を搭載する、 SuperUSBS6-75ボード ・ 110/220V から 5V電源変換アダプター ・ SuperUSBS6-75 ボード限定のUSB3.0デバイスコントローラーIP ・ シミュレーション環境 ・各種ユーザー ガイド GigE Vision® GigE Visionはマシンビジョンで使用される規格の一つで、日本ではアナログカメラが主流ですが、欧米では主流になってきています。 この規格は低コストの標準的なケーブルを使用し、リピータ未使用で100mもの長距離の高速画像転送が可能になります。 さらに、各メーカーのカメラとソフトウェアをGenICamというAPIを通じて複数同時に使用することもでき、かつ専用のフレームグラバー が不要になるため、システムコストの削減につながります。 ■ XilinxのFPGAでGigE Visionを実現 sensor to image社のIPコアを使用することで、XilinxのFPGAでGigE Visionを実現することができます。 Power PC MicroBlaze sensor to image社 日本代理店 <株式会社シムコ> http://www.symco.co.jp/index.html <sensor to image社のGigE IP評価キット> ・IPコア ・開発ツール ・ドングル(Spartan-3A/3E, Spartan-6, Virtex-6, Virtex-5から選択可能) ※評価ボードは別途必要になります。 ※追加でVGA / DVI モジュール、 Cameraモジュールを使用して、 評価していただくことも可能です。 (別売り) − 19 − ■ デザイン・ゲートウェイ社製 TOE-IPで超高速TCP / IPを実現 デザイン・ゲートウェイ社が開発したIPは、TCP/IPプロトコル処理において、 高速動作を必要とする機能全てを自動実行することができます。 そのため、ホストプロセッサのCPU占有時間を大幅に削減することが可能で、 従来高価なハイエンドCPUで必要とされた複雑なTCP送信処理の一部を、 TOE-IPコアにより自動実行することで、Xilinx社製のMicroBlazeでTCPの実装を 可能とした画期的なソリューションです。 株式会社デザイン・ゲートウェイ <TOE-IPの特徴> ◆TCPの送信処理のうち負荷の大きい部分をHW化! ◆ホストプロセッサとEMACの間に挿入して使用! ◆Spartan系のデバイスで最大900Mbpsを実現 ・イーサネットMACとホストプロセッサーの間に挿入して使用 ・TCPシーケンス番号の自動生成、TCPチェックサムの計算および自動挿入、 送信ウインドウバッファおよびデータ再送機能、IPヘッダチェックサムの 自動生成、IPヘッダIDの自動生成などの機能 ・データ用FIFOポートが独立しており、書き込まれたデータは 自動的に ヘッダと結合されてTCPパケットとして送信 ・IPv4に対応(IPv6もカスタマイズで対応可能) ・ジャンボフレーム対応 ・外部RAM不要 ・送信ウインドウサイズは2kbyte∼64kbyteまで対応(BRAMを使用) ・Spartan-6 SP605ボード、Spartan3-A DSP 1800ボード、およびML506、 ML605ボードによる購入前のコア実機評価が可能 ・Xilinx社製ギガビットイーサネットMACコアとMicroBlazeを使用した リファレンスデザインを用意 ・安心の国内サポート FPGA IP ソリューション TOE-IPで超高速TCP / IPを実現 PCI - Express to Gigabit Eternet TCP/IPソリューション ■ OKI 情報システムズ社製TCP / IPフルスタックとデザイン・ゲートウェイ社製 TCPオフロードエンジンで高機能TCP-IP通信を実現 FPGAにハードウエアとして搭載するだけで、高機能TCP / IP通信が可能です。 株式会社デザイン・ゲートウェイ <Giga bit Ethernetソリューション> ・デザイン・ゲートウェイ社製TOE-IPにより、ギガビットイー サーネット フル帯域によるTCP伝送が可能 ・FPGA内部へのTCP/IPフルスタックの搭載により高速TCP伝送 と汎用LAN通信(TCP/UDP)がFPGA 1Chipで実現可能 ・複雑なTCP/IPプロトコル制御は全てFPGA内部で処理するため、 ホストプロセッサの負荷を格段に軽減可能 ・PCI Express to Giga bit Ethernetデザイン構築の為の主要機能を プラットフォーム化してあるため開発期間を大幅に削減可能 <TCP-IPフルスタック標準構成> ・MicroBlazeソフトプロセッサ上に、OKI情報システムズ社製 TCP/IPフルスタックと大容量高速TCP伝送を実現するため のデザインゲートウェイ社製TOE-IP制御を行うための制御 ドライバとMAC制御ドライバを搭載 ・UserアプリやソフトOption IPとのインターフェースは、標準 Socketインターフェースとしているため、同一プロセッサ上 へのアプリケーションスタックの組込み時は、ソフトウエア間 のインターフェースのみで可能 <株式会社沖情報システムズ> http://www.okijoho.co.jp/index.shtml − 20 − FPGA IP ソリューション FPGAでSATAを実現可能 ■ デザインゲートウェイ社製 シリアル ATA IP コア SATA-II に対応 シリアルATA(SATA)IP コア はSerial ATA Revision 2.6 に準拠しており、Xilinx 製 Virtex-6、Virtex-5、 Spartan-6で動作するデザインとなっています。本IPコアはリンク層のみ提供ですが、リファレンス デザインとしてトランスポート層およびXilinx社提供 3.0Gbps SATA-II インタフェース用 20ビット 150MHz RocketIO GTP 物理層デザインが用意されており、PHYチップなしでSATA-II ハードディス クと接続が可能です。 株式会社デザイン・ゲートウェイ ■ ML605/505/506/SP605ですぐに評価 <デザインゲートウェイ社 シリアル ATA IP コア特長> ・ Serial ATA Revision 2.6準拠 ・ ホスト側/ デバイス側ともに動作をサポート(SATA周辺機器開発への応用が可能) ・ シンプルなHost プロセッサ向けトランザクションI/F およびDMA I/F ・ Host I/F は32bit 幅 ・ 送受信データパスでBRAM による4KB のFIFO を実装 SATA-IP コア付属のリファレンスデザインは、ザイ リンクス製 ボード用にデザインされており、本IP コアの評価および本コアを使用したロジック開発 をすぐに行うことが可能です。 また本IPコアをML605/505/506/SP605ボード用時 間限定版 bit ファイルを準備しておりますので、購 入前に評価可能です。 ・ コアロジック自体はタイミングにフィットしやすい低速動作 - SATA-II の場合、IP コア部は75.0MHz 動作でPHY 部は150MHz 動作 - SATA-I の場合、IP コア部は37.5MHz 動作でPHY 部は75MHz 動作 ・ EMI 低減のためのCONT プリミティブをサポート ・ Virtex5 GTP で実装可能な20bit 幅のPHY インターフェイス ・ ML505/ML506 ボードによる購入前のコア実機評価が可能 ・ 安心の国内サポート TDK製 NAND Flash コントローラ ■ TDK製 GBDriver RS2 + Micron SLC NAND Flash ■ SATA II 対応 32GB 評価用ボード PALTEK は、TDK製NAND Flash メモリコントローラ(GBDriver RS2)と、 マイクロン製SLC NAND Flash メモリとを、動作確認済みの組み合わせで セット化した商品の取り扱いを開始いたしました。 NAND で大容量スト レージを実現したいけれど制御方法がよく分からないし、信頼性にも不 安があって手が出せない・・・という方にお勧めのソリューションです 「本セットを導入する前に評価をしてみたい」という 方へ、GBDriver RS2 と Micron製 SLC NAND を搭載し た、Half Slim SSD モジュール(1.8インチSSDの約1/2 の大きさ)をご用意いたしました。ご要求のアクセス 速度を実現できるか、ストレージ寿命をクリアできる か、事前に検証することが可能です。 評価用ボード (64Gb SLC NAND x 4 個を実 装, SATA2接続) <TDK製 NAND Flash コントローラ特長> ・SATA-II (3.0Gbps)ホストインターフェース、2GB 64GB容量のストレージをオンボードで構築可能。 ・長寿命を重視し SLC NAND を採用。 リード95MB/sec、ライト55MB/sec の高速アクセス。 ・独自の全領域スタティック・ウェアレベリング機能により、業界トップクラスのメモリ寿命を実現。 【評価用ボードに含まれる内容】 ・電源遮断に高い耐性があり、データ書き込み中の電源遮断によるデータ破損を防止。 ・RS2 + 32GB SLC NAND 評価ボード本体 ・寿命診断ソフト(SMART)で、全メモリブロックの書換回数をモニタでき、メモリ寿命の把握が可能。 ・RS2モジュール設計資料一式 - アプリケーションマニュアル ・AES128bit 暗号化機能を搭載、より高いデータセキュリティを実現可能。 - データシート PALTEK TDK NAND 本評価ボードは、デザインゲートウェ イ社のSATA IP を用いて、ML505 で動 作することを確認済みです(※)。FPGA で SATA を実現したい方にもお勧めの ソリューションです。※ RS2用の初期化処 理が別途必要です - リファレンス回路図 等 ・Micron SLC NAND Flash(M62B) データシート ・DOS版 RS2初期化ツール - DOS実行ファイル - CISファイル(LOW LEVEL FORMAT コマンド用) - BINファイル(初期化設定用/通常用ROMコード) − 21 − - ソースファイル 等 ■ デザイン・ゲートウェイ社製 microSD対応 FPGAコンフィグレーションモジュール SD-LINK SDLinkはmicroSDカードに格納したデータを、電源投入時にFPGAに対して高速コン フィグレーション実行する小型のモジュールです。 microSD差し替えによりフィールドでのFPGA回路データ更新が非常に安易に実現でき ます。 <こんな時に便利> FPGA搭載製品出荷後のコンフィグデータ の修正をしたい場合、エンジニアが書き込 み環境を持参することなく、microSDを差 し替えるだけで、修正が可能です。 株式会社デザイン・ゲートウェイ コンフィグレーションデータを 専用ソフトウエアでmicroSDに書込み microSDをSDLINKに装着 SDLink専用多機能ソフトウエア FPGA IP ソリューション microSDでFPGAコンフィグレーション 最大8個のFPGAを同時に コンフィグレーション可能 ■わかりやすくて使いやすいユーザーインターフェース ■書き込みソフトウエアはWebから無償ダウンロード FAT32ファイルシステム対応 SDカードコントロールIP ■ デザイン・ゲートウェイ社製 FAT32ファイルシステム対応 SDXCカードIPコア SDメモリーカード規格Ver3.01に準拠し、ハイスピードSDカード、SDHC規格およびSDXC 規格のSDカードに対応したIPコアです。SDR50モードに対応し、最大50MB/sの転送速度を 実現します。(SDR104モードにも対応予定) また、Xilinx社製ML505/ML506ボード用デモファイルを準備しておりますので、購入前に 本コアを実機で評価頂けます。 < SDXCカードIPコア ◆SDXCカードIPによるSDXCカードアクセス結果◆ 株式会社デザイン・ゲートウェイ 特徴> ・SDメモリーカード規格Ver3.01に準拠 ・SD/SDHC/SDXCカード対応 ・カードの種別(SD/SDHC/SDXC)を自動検出 ・バススピードモードは、SDR50(50MB/s)、ハイスピード(25MB/s) およびデフォルト(12.5MB/s)をサポート。SDR104にも近日中対応予定。 ・SDクロックのオートサスペンド機能で省電力 ・自動エラーチェック - Read時:CRC16 - Write時:CRCステータスチェック - SDカードからの応答がない場合、タイムアウト ・4ビットデータ転送モードで、最大50MB/sのハイスピード転送を実現 コマンド信号とデータ信号用FIFOの簡素なユーザーインターフェース ・SDカードの初期化コマンドを自動発行 ・ML505/ML506ボードによるコア実機評価が可能 - RAWデータによる超高速データ転送評価 (購入前に評価できるデモファイルをご提供) - FAT32ファイルシステム対応のデータ転送評価 (本IPコアご購入に限り、FAT32デザインの同時購入ができます) ・安心の国内サポート SDXCカードのパフォーマンスを最大限に引き出します! − 22 − 開発ソフトウェア ISE Design Suite ■ FPGA/CPLD 開発フロー ザイリンクス社の統合開発ツール ISE® Design Suite だけ でザイリンクス社 FPGA/CPLD デバイスを開発すること ができます。また、ザイリンクス社が提供する各種ツー ルや各 EDA ベンダが提供している設計ツール等とISE Design Suite を組み合わせてご設計いただくことも可能 です。 ■ ISE Design Suite ザイリンクス社の提供する業界最先端のデザインツール ISE Design Suite 12 は、ユーザごとの適切なメソドロジに応じて、 「Logic」、「Embedded」、「DSP」、「System」という4つの異なるコンフィギュレーションが用意されていります。柔軟 なエンベデッド プロセッシング ソリューション、DSP開発に特化したデザインフロー、あるいは純粋に高性能ロジック設計な ど、デザインに要求されるものが何であれ、ISE Design Suite 12 は短期間でのデザインゴールの達成をお手伝いいたします。 製 品 デザイン入力およびインプリメンテーション(ISE Foundation) ISE Simulator(ISim) ISE WebPACK ChipScopePRO Serial I/O Toolkit Platform Studio およびエンベデッド開発キット(EDK) System Generator for DSP + AccelDSP(DSP Tools) XP Professional 32ビット 64ビット ○ ○ ○ ○ ○ ○ ○ ○ ○ ○ ○ ○ − 23 − Vista Business 32ビット 64ビット ○ ○ ○ ○ ○ ○ ○ ○ ○ × ○ ○ Linux 32ビット 64ビット ○ ○ ○ ○ ○ ○ ○ ○ ○ ○ ○ ○ PlanAheadTM 回路図でタイミング解析 配置固定 デザイン階層表示 スタティックタイミング予測 開発ソフトウェア IDS v11.1 よりIDSに統合されたPlanAheadは、改善された新しいユーザーインターフェイスとプロジェクト管理機能を使用して、 RTL からビットストリームファイルを作成するまでの設計フローをサポートします。 また、主要ロジックを解析するためインプリメンテーションおよびタイミング結果を容易に確認でき、フロアプラン、制約の変更、 および複数のインプリメンテーション ツール オプションを用いてデザイン パフォーマンスを向上することができます。 幅広いデザインおよび解析機能を使用し、RTL コーディング、合成、およびインプリメンテーション間のトレードオフを効率的に 考慮できます。 トレーニング P3 参照 ChipScopeTM Pro IDS v10.1 まではオプション(有償)ツールだった ChipScope Pro が、IDS v11.1からは正規版ラ イセンス(Logic Editionなど)でご使用頂けるようになりました。また、ChipScope Pro 単品ラ イセンスでも販売していますので、ISE WebPACK(無償版)と組み合わせてご使用いただくこ とも可能です。 <ChipScope Pro> ◆ChipScope Pro Core Generator ◆ 型番:EF-CSP-SIOTK-FL/NL ・キャプチャコア(ICON コア、ILA コア、 IBA コア、VIO コア、ATC2 コア)を生成す るためのツール。 ◆ChipScope Pro Core Inserter ・キャプチャコア(ICON コア、ILA コア、 ATC2コア)を生成し、ユーザデザイン内に 組み込むツール。 ◆ChipScope Pro Analyzer ・観測データの波形表示ツール トレーニング P3 参照 EDK (Embedded Development Kit ) エンベデッド開発キット(EDK)は、エンベデッド プロセッシングシステムをデザインするための統合開発環境です。この定義済 みのキットには、Xilinx Platform Studio およびソフトウェア開発キットと共に、PowerPC® ハードプロセッサコアとザイリンクス MicroBlazeTM ソフト プロセッサ コア をデザインするために必要な全ての資料とIPが含まれています。また、ISE Design Suite を 「Embedded Edition」でご購入頂いた場合も、エンベデッド開発キット(EDK)によるエンベデッド開発をすることが出来ます。 <EDK> ◆ 型番:EF-EDK-FL/NL ◆ エンベデッド システム ツール(EST) ・Xilinx Platform Studio (XPS) ・GNU ソフトウェア 開発ツール ・ハードウェア / ソフトウェア 開発ツール ・ボードサポートパッケージ(BSP) ◆ペリフェラル IP ・ザイリンクス社 よりリリースされた幅広いペリフェラルIP ・CoreCONNECTに合わせる事で、ユーザ作成の ペリフェラルも容易に接続 ・別途購入が必要なIP評価版も含む ◆MicroBlaze ソフトプロセッサコア ◆デザインサンプル System Generator for DSP System Generator for DSPTM は、AccelDSPTM 合成ツールも含むザイリンクスDSPバンドルの一部です。System Generator for DSP を使用することで、FPGA設計経験が少ない開発者でも、従来のRTL 開発期間よりはるかに短期間で量産品質でのDSP アル ゴリズム をFPGA へ インプリメンテーションできます。 <System Generator for DSP> ◆ 型番:EF-DSP-PC-FL/NL ・DSP 開発ツール MathWorks 社 MATLAB / Simulink に、ザイリンクスのライブラリ (ザイリンクス Block set)提供 ・System Generator をご使用する際には MathWorks 社のMATLAB / Simulinkが必要 ・別途 FPGA 開発ツール ISE が必要 ★ MATLAB / Simulink ご使用の方へ − 24 − 開発ソフトウェア ModelSim 業界標準 HDL シミュレータ ModelSim シリーズ ■ ModelSim DE (Deluxe Edition) ModelSim PE のシミュレーション・エンジンを採用した業界標準の シミュレータ製品。ModelSim PE ではオプションとなって いる【コードカバレッジ】、【アサーションベース・ベリフィケーション】、【SecureIP】機能を標準サポート。 ◆ 定価: ¥1,653,700 (税別) <特徴> ・対応言語 Verilog、VHDL、Verilog2001、Verilog2005、SystemVerilog(Design)、SystemVerilog Assertions、PSL IEEE 1850 Assertion ※Verilog & VHDL 両言語サポートは Option ・コードカバレッジの解析・管理・レポート機能 シミュレーションのコードカバレッジ、UCDB管理、およびレポート機能を標準サポート ・アサーションベース・ベリフィケーション機能 SVA / PSL アサーション、Assertion Thread Debug 機能を標準サポート ・SecureIP 機能 ザイリンクスデバイスの特殊なハードマクロをシミュレーションする場合に必要な機能を標準 サポート ■ ModelSim PE 破格値 キャンペー ン中 世界で最も使用されている最速シミュレータです。 ◆ 定価: ¥913,600 (税別) <特徴> ライセンス形態 ・対応言語 Verilog、VHDL、Verilog2001、Verilog2005、SystemVerilog(Design) ※Verilog & VHDL 両言語サポートは Option ・機能(一部オプション) − 波形表示 (標準機能) − 波形比較 − エンハンスドデータフロー − パフォーマンス・アナライザ −コードカバレッジ − Memory ウィンドウ(標準機能) Term License ※1 (フローティングのみ) 片言語 (Verilog or VHDL) 言語 キャンペーン価格 \198,000 (税別) \498,000 (税別) 通常価格 \790,000 (税別) \913,600 (税別) 次年度更新価格 - \123,600 (税別) 2011年1月20日弊社受注分まで 適応期間 ModelSim Xilinx Edtion-III ユーザー 対象者 ModelSim Xilinx Edtion-III Starter ユーザー 1年たったら使用することがで − 注意事項 きない (※1)Term License 【SecureIP オプション】 1年間のみ使用可能なライセンス。 下記ザイリンクスデバイスのハードマクロをシミュレーションする際に必要。ModelSim PE (Verilog)、ModelSim DE/SE(両言語)は標準対応だが、ModelSim PE(VHDL)の場合費は、 SecureIP オプションの追加が必要です。 1年後、新たにライセンスを購入する必要があります。 (※2)Perpetual License − PCI Express Endpoint Block (Virtex-6、Spartan-6、Virtex-5) 無期限で使用できるライセンス。次年度以降、保守契約を継続 − Embedded Ethernet MAC (Virtex-6、Virtex-5、Virtex-4) − Rocket IO (Virtex-6:GTX/GTH、Spartan-6:GTP、Virtex-5:GTP/GTX、Virtex-4:MGT) − Memory Controller Block (Spartan-6) することにより、最新版を使用することができます。 保守契約を継続しなかった場合、その時点でリリースされていた バージョンまでしか使用できません。 − PowerPC (Virtex-5:PowerPC440、Virtex-4:PowerPC405) ■ ModelSim シリーズ比較表 速度比較 設計規模 32-bit OS対応 64-bit OS対応 コードカバレッジ機能 アサーション機能 SecureIP 対応 Perpetual License ※2 (ノードロックのみ) 片言語 (Verilog or VHDL) ModelSim PE ModelSim DE 30 Cycle/Second 中規模~大規模FPGA Windows Windows XP/Vista XP/Vista/Linux - - オプション対応 標準サポート ModelSim SE 100 Cycle/Second Windows/Linux/Sun Linux/Sun 標準サポート オプション オプション対応 標準サポート ※Questaへ アップグレード Verilog: 標準対応 VHDL: オプション対応 標準サポート 標準サポート − 25 − HyperLynx は、プリ・レイアウト解析、およびシグナル・インテグリティやEMI を考慮したポ スト・レイアウト解析も兼ね備えた伝送線路解析ツールです。マルチギガビットの検証機能も 備えており、使いやすさと精度の両者を兼ね備えています。 ■ Hyperlynx SI HyperLynx シリーズを代表する伝送線路解析ツール。 HyperLynx SI v8.0 から、短時間で Eye 解析が可能な「Fast Eye Wizard」、パラメータを変化させながら一括でシミュレーショ ンを行う「スイープ解析」、また、「DDR2/3 Wizard」機能をサポート ■ Hyperlynx PI HyperLynx SI の機能に加え、パワーインティグリティ(PI)解析をより簡単に実行することができます。 DC Drop 解析が可能な「DC Analysis」機能、デカップリング解析が可能な「AC Analysis」機能、電源ノイズを解析可能な 「Noise Analysis」機能など、多彩な解析が可能。 ■ Hyperlynx Thermal 伝道、対流、放射を考慮したボードレベルの熱解析ツール。 HyperLynx Thermal は、基板の温度、温度勾配、部品温度、ジャンク温度などの熱解析結果を表示可能。 コードカバレッジキャンペーン FPGAデバイスは40nmプロセスの時代を迎え、大容量かつ高性能化する事により、FPGAの設 計手法も従来の設計手法だけでなく、ASICライクな設計手法が要求されるようになってきまし た。 その要求の一つとして、コードの品質チェックの一環として用いられている【コードカバ レッジ】です。 この【コードカバレッジ】検証を皆様にもご提供できるよう、特別価格にてご 用意いたしました。 適応価格 適応期間 適応条件 購入特典 166,400 円 ( 税別 ) (定価 20% OFF!! ) 定価20%O FF *ModelSim PEが別途必要になります。 2010 年7 月∼ 2011 年 1 月末受注分まで ModelSim PEをお持ちの方、ご購入予定の方 コードカバレッジチュートリアルをプレゼント ¥166,400 【コードカバレッジ】とは、シミュレーション中にデザインの 1) コードのどの部分が実行されたか? 2) 何回実行されたか? を記録し解析することで、【 実行されていない部分を残したまま検証を終了させない 】、これが 「 コードカバレッジ 」 による検証の品質の底上げにつながります。 PADS® Suiteキャンペーン PADS Suite は回路図入力から製造用データを準備することができ、各種シミュレーションとも 連携が可能な PCB 設計環境を抜群のコストパフォーマンスでご提供します。 PADS Suite LS 570,000 円 (税別) (定価 45% OFF!! ) PADS Suite ES 1,240,000 円 (税別) (定価 40% OFF!! ) 適応期間 2010 年8 月∼ 2011年 1月末受注分まで 適応価格 ■ PADS Suite LS 回路図入力、基板設計、3D 表示といった基板設計時の必要な基本機能重視 のベーシック版 PCB 設計ツール。 ■ PADS Suite ES 回路図入力、基板設計、3D 表示といった PADS Suite LS の基本機能に加え、 アナログ解析、リユース機能、プリ解析、ポスト解析、ハイスピード設計、 熱解析など、高度な基板設計にも対応可能な多機能版 PCB ツール。 ※HyperLynx SI 機能限定版を標準サポート!! − 26 − 開発ソフトウェア HyperLynxTM その他お役立ちツール JTAG検証ツール 業界初、JTAGバウンダリスキャン機能を使いやすく可視化したソフトウェア。あらゆる組込み機器の動作検証をこれ1本で! ■ MITOUJTAG(みとうジェイタグ) MTOUJTAG BASIC版 + PocketJTAG ケーブルセット 型番 :MJB-PKJ 定価 : ¥94,600 (税別) <バウンダリスキャン可視化とは・・・> IC の入出力端子の信号状態を、パソコンの画面上にリアルタイムに表示する機能 です。ロジックレベルの H/L はもちろん、オシロスコープでは見ることができな い信号の入出力の方向まで判断できます。さらに画面上に表示された IC の絵をマ ウスクリックすることで実際の IC を本来の動作と関係なく IO 端子を自由に操作 することも可能です。 ☆開発初日から基板の信号が動かせる ☆ソースコードを書かずにCPUが動作 ☆直感的な操作で回路が動く 数百個の端子の状態をリア ルタイムに可視化 <MITOUJTAG の特徴> ・FPGA の起動前に使える ・FPGA が起動に失敗しても使える ・IP コアを埋め込む必要が無い ・FPGA のリソースを使用しない ・CPLD でも使用できる ・Config 専用端子含め全 IO の状態を観察可能 マウスで実際の IC の I/O 端子を自由に操作 ・マウスクリックで IO 端子を自由に操作 ・リアルタイムな信号観察 ・テストパターン不要。BSDLファイルのみで使用可 <特殊電子回路株式会社> http://www.tokudenkairo.co.jp/ <対応デバイス> ALTERA、XILINX、ACTEL、LATTICE など各社 FPGA/CPLD/コンフィ グROM/ルネサス SH シリーズ、MIPS、Freescale、Intel、Texas Instruments 製 DSP/CPU、その他のデバイスでも BSDL ファイルが提供されていれば対応可能 低価格 SPICE シミュレータ ■ TINA Design Suite <こんな方へオススメ> ・最近アナログ設計が必要になった方 ・従来の SPICE ツールが効果で買えなかった方 これからアナログ設計が必要な方へ最適な、操作性に優れ た高機能低価格 SPICE ツール TINA 。直感的な回路図入力、 SPICE 3F5 互換のアナログ回路シミュレーション機能に加 えデジタル、RF、VHDL、MCU のミックスレベルシミュ レーション機能、PCB レイアウト機能を統合したツール・ パッケージです。使いやすい上に強力な機能を持ちながら、 大変にお求めやすい価格設定であり、安価に世界標準 SPICE 3 の世界に入っていけます。 ◆ TINA DesignSuite BASIC 型番:TINA-DS-BASIC PALTEK SPICE 定価 : ¥14,000 (税別) 解析時ノード数:100、部品/モデル:10,000点、PCB パッド数:100 ◆ TINA DesignSuite Classic 型番:TINA-DS-CLASSIC 定価 : ¥81,000 (税別) 解析時ノード数:無制限、部品/モデル:10,000点、PCB パッド数:1,000 ◆ TINA DesignSuite Industrial 型番:TINA-DS-Industrial 定価 : ¥154,000 (税別) 解析時ノード数:無制限、部品/モデル:20,000点、PCB パッド数:無制限 <TINA Design Suite の特徴> 世界標準 SPICE3F5 コア 準拠のアナログ回路シミュ レーションソフトウェア ・直感操作回路図エディタ ・各種の解析機能拡張 − RF 解析 − ステディステート 解析 − フェザー解析 − シンボリック解析 ・PCB 設計機能 ・日本語資料、日本語書籍 <有限会社インターリンク> http://www.ilink.co.jp/ − 27 − ■ Platform Cable USB II (USB ポート用) ■ JTAG-BLAZER 型番 :JB030-FP0 定価 : ¥36,000 (税別) 型番 :HW-USB-II-G ・ネットワーク経由でプログラミングを したい方 ・書込みのために PC を持ち運んでいる方 ・アルテラ / ザイリンクス 双方のプログ ラミングツールが欲しい方 <株式会社アットマークテクノ> http://www.atmark-techno.com/ Spartan-6 評価ボード(名刺サイズボード) すぐ評価できるボード ダウンロードケーブル ■ 特電 名刺サイズ S6 ボード 型番 :TKDN-SP6-16 型番 :TKDN-SP6-45 定価 : ¥37,800 (税別) 定価 : ¥41,800 (税別) ・XILINX の最新FPGA XC6SLX16-2CSG324C / XC6SLX45-2CSG324Cを搭載 (XC6SLX45は、XC6SLX16の約3倍の容量があります。 ) ・512Mbit 大容量 DDR2 SDRAM (Quimonda 社製 HYB18T512800BF-2.5)搭載 ・EZ-USB FX2LP 搭載 約 320Mbit/sec の実効転送速度 ・SPI フラッシュメモリ (16 Mbit 品) 搭載 ・2.54mm ピッチの40 ピン ピンヘッダを2個搭載 ・72mm × 50mm と、クレジットカードより一回り小さいサイズ ・DDR2 メモリ と USB I/F の IP コアを無償で提供 ・8個の LED と1個の押しボタンスイッチ <特殊電子回路株式会社> http://www.tokudenkairo.co.jp/ Virtex-6 PCI Express Gen 2 / SFP+ / USB 3.0 Development Board ■ HITECH GLOBAL社 V6 ボード 型番 :HTG-V6-PCIE ■ FMC ボードラインナップ HTG-FMC-CX4-SATA-SMA ・8個のシリアルトラン シーバーインターフェース を実現。 ・1x CX4 ・2x SATA ・2x SMA <FPGA> HTG-FMC-2CX4 ・2つの10Gigポート へのアクセスが可能 なCX4コネクタを実 装。 HTG-FMC-SFP-PLUS ・2x SFP+ ・XAUIでインター フェースできる10Gbps フィジカルレイヤをサ ポート HTG-FMC-PCIE-RC ・PCI Express x8の rootインターフェース を実装。 ・Xilinx Virtex-6 FPGAを搭載 ・XC6VLX240T/XC6VLX365T/XC6VLX550T/XC6VSX475T/XC6VSX315T から選択可能 <メモリ> ・4GB DDR3 SO-DIMM ・256MB Flash HTG-FMC-X4SFP-X4SMA ・4x SFP ・4x SATA <プロトコルサポート> ・Tri-Mode Ethernet (10/100/1000) x2 ・PCI Express x2、x4、x8対応 ・USB2.0(ホスト、デバイス) ・USB3.0(ホスト、デバイス) HTG-FMC-X4SFP-X4SMA ・32xSMAを実装。 ・シリアルトランシーバーが 8ポート ・外部クロックのための2つの SMAコネクタ <I/Oインターフェース> ・x8 PCI Expressエッジコネクタ <HITECH GLOBAL> http://www.hitechglobal.com/ ・Gigabit Ethernet (10/100/1000)、RJ45 ・8レート調整可能 RoketIO GTX ・160本シングルエンド、もしくは80x LVDSペア ・2x SFP − 28 − すぐ評価できるボード Digilent社 FPGA ボード ■ ATLYS Spartan-6 FPGA 搭載 ボード <搭載FPGA> 型番 : 410-178 ・ザイリンクス Spartan-6 LX45(XC6SLX45-2CSG324C)を搭載 <クロック> New 100MHzのCMOS発振器 <メモリ> 128Mbyte DDR2 (Micron社製 MT47H64M16-25H) <その他> ・Vmod ™(高速VHDC)コネクタ、12 Pmod™ コネクタ ・10/100/1000 トライモードイーサーネットPHY、RJ45 ・HDMI ビデオ入力ポート x 2、HDMI 出力ポート x 2 ・USB – UART、USB – IID ・AC-97コーデック(ライン入力/出力、mic、ヘッドフォン) ・LED x 8, ボタン x 6, スライドスイッチ x 8 ■ BASYS 2 低コスト Spartan-3 FPGA搭載 ボード <搭載FPGA> ・ザイリンクス Spartan-3E FPGA(100K or 250K gates) 型番 : 410-155 (Basys2-100) 410-155-25 (Basys2-250) <メモリ> ・XCF02S Platform Flash ROM <クロック> ・ユーザが設定可能な oscillator frequency(25,50 ,and 100MHz),plus a scket for a second oscillator <拡張コネクタ> ・DigilentブレッドボードやPmodアクセサリーボード用 4つのユーザI/O用 6ピンヘッダー付き(参照:www.digilentinc.com) <その他> ・USB2ポート(ボード電源、デバイスコンフィギュレーション、高速データ転送用) ・8 LED 搭載、4digit 7segmentディスプレイ、4プッシュボタン、8スライドスイッチ、 PS/2 ポート、8ビット VGAポート ■ NEXYS 2 低コスト Spartan-3E FPGA搭載 ボード 型番 : 410-134 (Nexys2 500K Kit) 410-134-12 (Nexys2 1200K Kit) <搭載FPGA> ・Spartan-3E FPGA(500K or 1200K gates) <クロック> ・50MHz oscillator, plus a socket for a second oscillator <メモリ> ・16MB 高速 Micron PSDRAM ・16MB Intel StrataFlash Flash Ram ・Xilinx Platform Flash ROM <ユーザーI/O> ・59 I/O <その他> ・8 LED、4digit 7segmentディスプレイ、4プッシュボタン、8スライドスイッチ、 ・USB2ポート(ボード電源、デバイスコンフィギュレーション、高速データ転送用) ■ NetFPGA Virtex-II Pro 搭載 FPGA ボード <搭載FPGA> 型番 : 6006-410-000(NetFPGA) ・ザイリンクス Virtex-II Pro 50 FPGA <メモリ> ・4.5MB SRAM ・64MB DDR2DRAM <ユーザーI/O> PALTEKはDigilent 社 日本 唯一の 販売代理店です。 それぞれアカデミック価格もご ざいます。 お気軽にお問い合わせください。 ・4ギガビット イーサネット ポート ・マルチギガビット I/O ・ハードウェア デバッキング ポート <Digilent> http://www.digilentinc.com/ − 29 − ■ プログラマブル MEMS発振器 Discera社 MEMS発振器とはMEMS構造の発振子とASIC(PLL)を超小型集積化した発振器です。 プログラマブルに周波数を設定可能でアメリカを中心に10年以上の実績がございます。 ■ Discera社の超小型集積技術 MEMS発振子 (50um x 20 um) 発振子をカプセルに封入 発振子 + ASIC 業界標準サイズの PKGにてご提供 ■ Discera社 MEMS発振器の特長 水晶とMEMSの比較 MEMS構造の発振子とASIC(PLL)を超 小型集積化し、プログラマブルに周 波数を設定可能です。振動/衝撃に 強く基材を安価なプラスチックパッ ケージとすることが可能( 5万Gの耐 衝撃をクリア)です。MEMS発振器 は周波数安定はもとより、ジッタ/ フェーズノイズ特性、温度安定性も 水晶発振器と同等以上の特性を有し ます。 水晶 MEMS パッケージ セラミック (気密封止) プラスチック (封入のみ) コスト 高価 安価 小型化 難しい 可能 振動衝撃 弱い 強い <特徴> ・低コスト ・高信頼性、耐衝撃 / 耐振動 ・他社製水晶発振器とピンコンパチ ・フィールドプログラマブル ・短納期対応 CMOS MEMS ソリューション CMOS MEMS発振器 ■ 高信頼性 標準的な半導体信頼性テストをパス 水晶製品 PALTEK Discera ■ 製品一覧 製品名 DSC1001 (DSC8001) DSC10XX (DSC8002) DSC11XX (DSC81XX), 20XX * ( )内はプログラマブル製品 周波数(MHz) 1 - 150 1 - 150 10 - 425 出力信号 CMOS CMOS CMOS, LVPECL, LVDS & HCSL 周波数安定性(ppm, Max) ±25, ±50 ±20, ±25, ±50 ±20, ±25, ±50 電源電圧(Volts) 1.65 – 3.6 1.65 – 3.6 2.25 – 3.6 7.0X5.0mm, 5.0X3.2mm, 3.2X2.5mm, 2.5X2.0mm 7.0X5.0mm, 5.0X3.2mm, 3.2X2.5mm, 2.5X2.0mm 7.0X5.0mm, 5.0X3.2mm, 3.2X2.5mm (smallest in industry) 0 to 70, -20 to 70 -40 to 85 0 to 70, -20 to 70 -40 to 85, -40 to 105 0 to 70, -20 to 70 -40 to 85 -55 to 125(only CMOS) - - 2010年9月 量産中 - DSC10XXの第2世代 - ジッタ性能を改善 - 温度拡張品をさらに充実 - DSC11XX: 2010年12月 MP予定 - DSC20XX: 2011年1月 MP予定 - Dual Output (DSC20XXのみ) パッケージ 動作温度範囲(℃) Note 量産中 超低消費電力 小型パッケージ − 30 − PALTEK シリコン ・ ストレージ ・ ソリューション ソリューション 製品一覧 TDK NAND コントローラ - SATA2 interface - PATA interface NAND フラッシュ - SLC(16Gb~64Gb) - MLC (64Gb) オンボード SSD CPU ASIC FPGA SATA-2 I/F パッケージ内容 SATA2 NAND 3Gbps Flash Interface TDK Flash コントローラ TDK SSD モジュール CF カード 1.8/2.5” SSD SD カード SD コントロール TDK ハーフスリム タイプ SSD - SLC 1GB~32GB Real SSD C300 1.8/2.5inch MLC : http://www.paltek.co.jp/xilinx/ : [email protected] ■ 新横浜本社 住所 : 横浜市港北区新横浜 2-3-12 TEL : 045-477-2005 ■ 西日本支社 住所 : 大阪府吹田市江坂町1-14-33 TEL : 06-6384-2281 - SD/SDIO コントローラ - Industrial Temp - SD-IP: Panasonic 株式会社 PALTEK URL E-mail Micron SLC NAND Flash - CF カード - SLC -1GB~32GB - Industrial Temp Enterprise SSD - P300 2.5inch SLC SD カード - Industrial Temp - 2GB No.2010_03
© Copyright 2024 Paperzz