NJU26226 ドルビーバーチャルスピーカー/ドルビーヘッドフォン ドルビーバーチャルスピーカー ドルビーヘッドフォン + ドルビーPro Logic IIx デコーダ ドルビー ! 概 要 ■ 外 形 NJU26226は、ドルビープロロジックIIxおよびドルビーヘッドフォン、 ドルビーバーチャルスピーカーを搭載したデジタルシグナルプロセッサです。 ドルビープロロジックIIxデコーダによって、ステレオまたは5.1サラウンドの コンテンツを最大7.1チャンネルのサラウンドに拡張することができ、 さらに、ドルビーヘッドフォンやドルビーバーチャルスピーカー技術によって ヘッドフォンや2つのスピーカーだけで広がりのある自然なサラウンドを 実現することができます。 NJU26226は、ゲーム用ヘッドセット、デジタルTV、ミニコンポ、PCなど、各 種AV機器に最適です。 NJU26226V ! 特 徴 ◆ ソフトウェア ® ® # Dolby Pro Logic IIx (最大 7.1ch 出力) ® # Dolby Virtual Speaker* ® # Dolby Headphone # ベースマネージメントシステム* # ピンクノイズジェネレータ # マルチチャンネル入力 (最大 7.1ch 入力) * Dolby Virtual Speaker、及びベースマネージメントシステムの対応するチャンネル数は 5.1ch です ◆ ハードウェア # 24bit 固定小数点デジタルシグナルプロセッサ # 外部クロック周波数 : 12.288MHz, PLL を内蔵 # デジタルオーディオインターフェース : 入力 4 ポート/出力 4 ポート 2 # デジタルオーディオフォーマット : I S 24bit、 左詰め/右詰め対応、 BCK : 32fs/64fs # マスター/スレーブ対応 ・マスター時、 MCK:256fs @fs=48kHz / 384fs @fs=32kHz # ホストインターフェース 2 ・I C バスインターフェース (Fast-mode/ 400kbps) ・シリアルインターフェース (4 線式:クロック、スレーブセレクト、入力データ、出力データ) # 電源電圧 : VDD = VDDPLL = 1.8V : VDDIO = 3.3V # 入力専用端子許容電圧 : 5V トレラント # パッケージ : SSOP44 (鉛フリー対応) *ハードウェア仕様の詳細については「NJU26200 シリーズハードウェア共通仕様書」を参照願います。 Ver.2011-12-26 -1- NJU26226 ! NJU26226 ブロック図 ブロック図 AD1/SDIN NJU26226 AD2/SSb 24bit Fixed-point DSP Core SCL/SCK SERIAL HOST INTERFACE SDA/SDOUT BCKO LRO PROGRAM CONTROL SDO0 SDO1 24-BIT x 24-BIT MULTIPLIER ALU SDO2 SDO3 SERIAL AUDIO INTERFACE RESETb SDI0 SDI1 MCK TIMING GENERATOR / PLL CLK CLKOUT SDI2 ADDRESS GENERATION UNIT SDI3 BCKI LRI DATA RAM FIRMWARE ROM PROC MUTEb General I/O INTERFACE SEL WDC 図1 NJU26226 ブロック図 ブロック図 ! 機能ブロック 機能ブロック NJU26226 Features Overview Lb/Rb Pink Noise Generator Output Trimmer (Master & L/R/C/Ls/Rs/Lb/Rb/Sw) Pro Logic IIx Ls/Rs Input Trimmer C/SW Bass Management Dolby VirtualSpeaker (5.1ch) / Dolby Headphone (7.1ch) L/R L/R C/SW Ls/Rs Lb/Rb Dolby Virtual Speaker / Bass Management are only effective for 5.1ch signal 図 2.1 NJU26226 機能ブロック 機能 ブロック図 ブロック図(概要) 概要) -2- Ver.2011-12-26 NJU26226 Input signal select Output signal select SDI0 L/R SDI1 SDI2 C/SW L/R Ls/Rs SDI3 Lb/Rb MUTE MUTE SDI0 L/R SDI1 SDI2 C/SW C/SW Ls/Rs SDI3 Lb/Rb MUTE MUTE SDI0 L/R SDI1 SDI2 SDO1 C/SW Ls/Rs Ls/Rs SDI3 Lb/Rb MUTE MUTE SDI0 L/R SDI1 SDI2 SDO0 SDO2 C/SW Lb/Rb Ls/Rs SDI3 Lb/Rb MUTE MUTE SDO3 図 2.2 機能ブロック 機能 ブロック図 ブロック図(入力信号選択ブロック 入力信号選択ブロック、 ブロック、出力信号選択ブロック 出力信号選択 ブロック) ブロック) Ver.2011-12-26 -3- NJU26226 LFE Gen. SW + LPF + Sw out SW Downmix SW PLIIx SW + L Ls Rs Lb Dolby Headphone Sw + ProLogic IIx C Input Trimmer R L out Ls/Rs delay Lb/Rb delay R out Rb input mode = 2.1ch DolbyHeadphone enable 図 2.3 機能ブロック 機能 ブロック図 ブロック図(詳細) 詳細 ) LFE Gen. SW + LPF + Sw out SW Downmix SW PLIIx SW Rs Lb L out Dolby Headphone Ls ProLogic IIx Sw Input Trimmer C + L/R/C delay L R + Ls/Rs delay Lb/Rb delay R out Rb input mode = 5.1ch DolbyHeadphone enable 図 2.4 機能ブロック 機能 ブロック図 ブロック図(詳細) 詳細 ) LFE Gen. SW + LPF + Sw out SW Downmix SW + L Sw Ls Rs Lb + Ls/Rs delay Lb/Rb delay Dolby Headphone C Input Trimmer R L out R out Rb input mode = 7.1ch DolbyHeadphone enable 図 2.5 機能ブロック 機能 ブロック図 ブロック図(詳細) 詳細 ) -4- Ver.2011-12-26 NJU26226 LFE Gen. SW + LPF + PLIIx SW BM SW Bass Management L Ls Rs Lb ProLogic IIx C Sw Input Trimmer R L out R out C delay Ls out Ls/Rs delay Rs out Lb out ProLogic IIx Two- To Four Channel Expander Control Voltage Rb C out Sw out input mode = 2.1ch Dolby Headphone / Dolby Virtual Speaker disable Lb/Rb delay Rb out PLIIx SW 図 2.6 機能ブロック 機能 ブロック図 ブロック図(詳細) 詳細 ) LFE Gen. SW + LPF + PLIIx SW BM SW Lb ProLogic IIx Ls Rs Bass Management C Sw Input Trimmer R L out L/R/C delay L R out C delay C out Sw out Ls out Ls/Rs delay Rs out Lb out Lb/Rb delay Rb out Rb input mode = 5.1ch Dolby Headphone / Dolby Virtual Speaker disable 図 2.7 機能ブロック 機能 ブロック図 ブロック図(詳細) 詳細 ) LFE Gen. SW + LPF + BM SW L out L Ls Rs Lb Bass Management C Sw Input Trimmer R R out C delay C out Sw out Ls out Ls/Rs delay Rs out Lb out Lb/Rb delay Rb out Rb input mode = 7.1ch Dolby Headphone / Dolby Virtual Speaker disable 図 2.8 機能ブロック 機能 ブロック図 ブロック図(詳細) 詳細 ) Ver.2011-12-26 -5- NJU26226 LFE Gen. SW + LPF + SW Downmix SW BM SW PLII SW Ls/Rs delay L out Bass Management Ls Rs ProLogic II Input Trimmer C Sw + Dolby Virtual Speaker + L R R out C out Sw out Ls out Ls/Rs delay Rs out input mode = 2.1ch Dolby Virtual Speaker enable, 2speaker layout / 3speaker layout 図 2.9 機能ブロック 機能 ブロック図 ブロック図(詳細) 詳細 ) LFE Gen. SW + LPF + SW Downmix SW BM SW PLII SW Ls Rs + Ls/Rs delay L out Bass Management C Sw ProLogic II Input Trimmer R Dolby Virtual Speaker + L R out C out Sw out Ls out Ls/Rs delay Rs out input mode = 2.1ch Dolby Virtual Speaker enable, 4speaker layout / 5speaker layout 図 2.10 機能ブロック 機能 ブロック図 ブロック図( 詳細) 詳細 ) LFE Gen. SW + LPF + SW Downmix SW BM SW Ls Rs + Bass Management C Sw Input Trimmer R Dolby Virtual Speaker + L L out R out C out Sw out Ls out Ls/Rs delay Rs out input mode = 5.1ch Dolby Virtual Speaker enable 図 2.11 機能ブロック 機能 ブロック図 ブロック図(詳細) 詳細 ) -6- Ver.2011-12-26 NJU26226 BASS MANAGEMENT BLOCK L L Bass Management L Trim Bass Management Master Volume C SW Ls Rs Bass Management LFE Trim Bass Management R Rb C Bass Management C Trim SW Bass Management SW Trim Ls Bass Management Ls Trim Rs HPF / Through (Depend on Ls/Rs speaker size setting) Lb R Bass Management R Trim Bass Management Rs Trim Lb Bass Management Ls Trim Rb Bass Management Rs Trim 図 2.12 機能ブロック 機能 ブロック図 ブロック図( ベースマネージメント ブロック) ブロック) PINK NOISE GENERATOR BLOCK PNG enable SW L L R R C C SW SW Ls Ls Rs Rs Lb Lb Rb Rb Pink Noise Generator 図 2.13 機能ブロック 機能 ブロック図 ブロック図(ピンクノイズジェネレータ ブロック) ブロック) Ver.2011-12-26 -7- NJU26226 DOLBY HEADPHONE BLOCK DVS/DH output mode L DVS/DH L/R input Trimmer L R DVS/DH Center input Trimmer SW DVS/DH LFE input Trimmer Dolby Headphone C Ls DVS/DH LS/RS input Trimmer Rs R C Lb DVS/DH LB/RB input Trimmer Rb SW DVS/DH stereo bypass downmix trimmer (front) Ls Lt/Rt Downmix Lo/Ro Downmix DVS/DH stereo bypass downmix trimmer (center) DVS/DH stereo bypass downmix trimmer (lfe) DVS/DH stereo bypass downmix trimmer (surround) Rs Lb DVS/DH stereo bypass downmix trimmer (back surround) Rb Bypass -6dB 図 2.14 機能ブロック 機能 ブロック図 ブロック図(ドルビーヘッドホン ブロック) ブロック) DOLBY VIRTUAL SPEAKER BLOCK DVS/DH output mode L R C DVS/DH Center input Trimmer SW DVS/DH LFE input Trimmer Ls DVS/DH LS/RS input Trimmer Dolby Virtual Speaker DVS/DH L/R input Trimmer L R Rs C Lb Rb SW DVS/DH stereo bypass downmix trimmer (front) DVS/DH stereo bypass downmix trimmer (lfe) DVS/DH stereo bypass downmix trimmer (surround) Lt/Rt Downmix Lo/Ro Downmix DVS/DH stereo bypass downmix trimmer (center) DVS/DH stereo bypass downmix trimmer (back surround) Ls Rs Lb Rb Bypass -6dB 図 2.15 機能ブロック 機能 ブロック図 ブロック図(ドルビーバーチャルスピーカー ブロック) ブロック) -8- Ver.2011-12-26 NJU26226 ! 端子配列 SDI3 1 44 VDD SDI2 2 43 VSS SDI1 3 42 VSSIO SDI0 4 41 VDDIO LRI 5 40 SDO0 VDDIO 6 39 SDO1 BCKI 7 38 SDO2 VSS 8 37 SDO3 VDD 9 36 LRO TEST 10 35 BCKO 34 MCK 33 VDDIO MUTEb 11 WDC 12 NJU26226 SSOP44 PROC 13 32 SDA/SDOUT VSSIO 14 31 SCL/SCK VDDIO 15 30 AD2/SSb SEL 16 29 AD1/SDIN VDDPLL 17 28 TEST VSSPLL 18 27 TEST VSS 19 26 TEST VDD 20 25 RESETb CLKOUT 21 24 VDDIO CLK 22 23 VSSIO 図3 Ver.2011-12-26 端子配列 -9- NJU26226 ! 端子説明 表1 端子説明 Pin No. 端子名 I/O 機 能 1 SDI3 I オーディオデータ入力 3 2 SDI2 I オーディオデータ入力 2 3 SDI1 I オーディオデータ入力 1 4 SDI0 I オーディオデータ入力 0 5 LRI I LR クロック入力 6 VDDIO I/O 電源 +3.3V 7 BCKI I ビットクロック入力 8 VSS 内部ロジック電源 GND 9 VDD 内部ロジック電源 +1.8V 10 TEST * I テスト端子 (3.3kΩの抵抗を介して VSSIO に接続してください) 11 MUTEb * I リセット後のマスターボリューム状態 ‘1’:0dB ‘0’:ミュート 12 WDC * OD ウォッチドッグクロック出力端子(オープンドレイン出力) 13 PROC * I リセット後の信号処理 ‘1’:通常処理する ‘0’:処理しないでコマンド待ち 14 VSSIO I/O 電源 GND 15 VDDIO I/O 電源 +3.3V 2 16 SEL I ホストインターフェース選択 ‘1’:シリアル(4 線式)/ ‘0’: I C バス 17 VDDPLL PLL アナログ部電源 +1.8V 18 VSSPLL PLL アナログ部電源 GND 19 VSS 内部ロジック電源 GND 20 VDD 内部ロジック電源 +1.8V 21 CLKOUT O 水晶発振用クロック出力端子 22 CLK I 水晶発振用クロック入力端子 ( 12.288MHz ) 23 VSSIO I/O 電源 GND 24 VDDIO I/O 電源 +3.3V 25 RESETb I リセット(RESETb= ‘0’でリセット) 26 TEST I テスト端子 ( 通常使用時 : VDDIO に接続 ) 27 TEST I テスト端子 ( 通常使用時 : VSSIO に接続 ) 28 TEST I テスト端子 ( 通常使用時 : VSSIO に接続 ) 2 2 29 AD1/SDIN I I C アドレス選択(I C)/シリアルデータ入力(シリアル(4 線式)) 2 2 30 AD2/SSb I I C アドレス選択(I C)/スレーブセレクト(シリアル(4 線式)) 2 31 SCL/SCK I シリアルクロック(I C)/シリアルクロック(シリアル(4 線式)) 2 32 SDA/SDOUT I/O シリアルデータ入出力(I C)/シリアルデータ出力(シリアル(4 線式)) 33 VDDIO I/O 電源 +3.3V 34 MCK O A/D,D/A クロック出力(CLK 端子のバッファ出力) 35 BCKO O ビットクロック出力 36 LRO O LR クロック出力 37 SDO3 O オーディオデータ出力 3 38 SDO2 O オーディオデータ出力 2 39 SDO1 O オーディオデータ出力 1 40 SDO0 O オーディオデータ出力 0 41 VDDIO I/O 電源 +3.3V 42 VSSIO I/O 電源 GND 43 VSS 内部ロジック電源 GND 44 VDD 内部ロジック電源 +1.8V * I :入力, O :出力, OD :オープンドレイン出力, I/O :双方向 端子名に * が付いている端子は、必ず抵抗(推奨 3.3k Ω)を介して VDDIO または VSSIO に接続してください。 - 10 - Ver.2011-12-26 NJU26226 ! デジタルオーディオインターフェース デジタルオーディオフォーマットは、I2S、MSB ファースト左詰め、及び MSB ファースト右詰めをサポートしていま す。NJU26226 は、4 ポートのオーディオデータ入力端子(SDI0~3)と、4 ポートのオーディオデータ出力端子 (SDO0~3)を備えています(表 2,表 3 を参照)。 オーディオデータ入力端子 表 2 オーディオデータ 入力端子 Pin No. 端子名 機能 4 SDI0 L/R, C/SW, Ls/Rs, Lb/Rb への入力信号として、SDI0, SDI1, SDI2, SDI3 から 3 SDI1 任意に選択可能(図 2.2 を参照) 4 SDI2 1 SDI3 オーディオデータ出力端子 表 3 オーディオデータ 出力端子 Pin No. 端子名 40 SDO0 L/R, C/Sw, Ls/Rs, 39 SDO1 L/R, C/Sw, Ls/Rs, 38 SDO2 L/R, C/Sw, Ls/Rs, 37 SDO3 L/R, C/Sw, Ls/Rs, Note: L/R・・・・・ C/SW・・・・ Ls/Rs・・・・ Lb/Rb・・・・ Lb/Rb, Lb/Rb, Lb/Rb, Lb/Rb, 機能 Mute を選択可能(図 2.2 を参照) Mute を選択可能(図 2.2 を参照) Mute を選択可能(図 2.2 を参照) Mute を選択可能(図 2.2 を参照) フロント センター/サブウーファー サラウンド サラウンドバック ! ホストインターフェース NJU26226 の制御インターフェースは、I2C バスインターフェース、あるいは、シリアルインターフェース(4 線式) で す。 I2C バスインターフェースで制御する場合、リセット解除時、SEL 端子を”L”に設定し、シリアルインターフェース(4 線 式)で制御する場合、リセット解除時、SEL 端子を”H”に設定します。(表 4) ホストインターフェース端子機能は、表 5 の通りです。 データ転送は共に 8 ビット(1 バイト)単位です。 ホストインターフェースは常にスレーブで、ホストコントローラからク ロック(SCL/SCK)に同期してデータが転送されます。 表 4 ホストインターフェース ホストインターフェース設定 Pin 端子名 設定 No. 16 SEL L (※) H (※) ホストインターフェース I2C バスインターフェース シリアルインターフェース(4 線式) ※ リセット解除時に設定します。 表 5 ホストインターフェース端子機能 ホストインターフェース端子機能 2 Pin 端子名 シリアルインターフェース I C バスインターフェース 2 No. (I C /Serial) 選択時 (4 線式)選択時 2 29 AD1/SDIN I C アドレス選択 Bit1 シリアルデータ入力 2 30 AD2/SSb I C アドレス選択 Bit2 スレーブセレクト 31 SCL/SCK シリアルクロック シリアルクロック 32 SDA/SDOUT シリアルデータ入出力 シリアルデータ出力 (オープンドレイン出力) (CMOS 出力) 注意: 注意: SDA/SDOUT 端子は、 2 I C バスインターフェース選択時:オープンドレイン出力となります。適切なプルアップ抵抗を接続してください。 Ver.2011-12-26 - 11 - NJU26226 シリアルインターフェース(4 線式)選択時:CMOS 出力となります。プルアップ抵抗は必要有りません。 また、SDA/SDOUT 端子は、5V トレラントではないため、電圧レベルに注意してください。(最大で VDDIO まで) 2 SCL/SCK 端子は、5V トレラントです。 I C バスインターフェース時は SCL/SDA 端子のプルアップ電圧を SDA 側に統一してください。 ! I2C バスインターフェース I2C バスインターフェースでは、データを SDA 端子に、クロックを SCL 端子に転送します。 SDA 端子はオープンド レイン構造で、外部にプルアップ抵抗が必要です。 AD1,AD2 端子(Pin No.25,26)は、7 ビットからなるスレーブア ドレスの下位 2 ビットの設定に用います。 アドレスは、表 6 に示す固定値と AD1/AD2 端子により、4 種類設定でき ます。 I2C バスインターフェーススレーブアドレス設定 バスインターフェーススレーブアドレス設定 表6 bit7 0 0 0 0 固定値 bit5 1 1 1 1 bit6 0 0 0 0 AD2 端子 bit4 1 1 1 1 bit3 1 1 1 1 AD1 端子 bit2 0 0 1 1 bit1 0 1 0 1 R/W bit0 R/W データ形式 Start bit R/W bit Slave Address (7bit ) ACK ※ AD1 端子、AD2 端子において“0”=”L”、”1”=”H” I2C バスインターフェースのタイミング等、詳細については、「NJU26200 シリーズハードウェア共通仕様書」を参照し てください。 注意: 注意: I2C バスは “Standard-Mode” (100kbps) および “Fast-Mode” (400kbps) をサポートします。 また、S(「START」条件) を送った後、Sr(反復「START」条件)を受け付けず、P:「STOP」条件待ちになります。そのため、必ず P:「STOP」条件を送っ てください。 ! シリアルインターフェース(4 シリアルインターフェース 線式) 線式 シリアルインターフェース(4 線式)回路は、スレーブセレクト端子(SSb 端子)が”L”レベルで動作状態となります。 SDIN 端子に入力されるデータは、SCK 端子の立ち上がりに同期して DSP に読み込まれます。 SDOUT 端子からのデータは、SSb 端子の立ち下がりに同期して bit7 が出力され、次に SCK 端子の立ち下りに同期 して bit6, bit5, bit4, bit3, bit2, bit1, bit0 が出力されます。入出力共に MSB ファーストで通信されます。(図 6) 通信は 8bit 単位です。8bit に満たなかった場合や 8bit を超えた場合は、正しく動作しません。SDOUT 端子は、常時 CMOS 出力のため、プルアップ抵抗は必要有りません。また、SSb='H'時に SDOUT 端子に現れる値は不定となりま す。 SSb SCK SDIN bit7 bit6 bit5 bit1 MSB SDOUT - 12 - 不定 bit7 bit0 LSB bit6 bit5 bit1 bit0 不定 Ver.2011-12-26 NJU26226 図 6 シリアルインターフェース(4 線式 )タイミング シリアルインターフェース(4 線式)のタイミング等、詳細については、「NJU26200 シリーズハードウェア共通仕様 書」を参照してください。 ! 端子設定 端子設定 NJU26226 はリセット解除後の動作を PROC、MUTEb 端子により設定することができます。(表 7) PROC、MUTEb 端子は、抵抗(推奨 3.3kΩ)を介して VDDIO または VSSIO に接続してください。 機能設定ピン 機能設定 ピン 端子名 設定 機能 13 PROC H (※) L (※) 11 MUTEb H (※) L (※) リセット解除後、デフォルト設定に従って信号処理を行います。 リセット解除後、信号処理を行いません。信号処理の開始には、専 用のスタートコマンドを送信する必要があります。 リセット解除後、マスターボリュームを 0dB に設定します。 リセット解除後、マスターボリュームをミュートに設定します。 ※ リセット解除時に設定します。 表7 Pin No. ! ウォッチドッグクロック出力端子 ウォッチドッグクロック出力端子 NJU26226 は、Watch Dog クロック出力端子(WDC)を持っています。音声信号処理の過程で、一定の間隔で WDC 端子をトグルすることにより、外部にファームウェアが動作していることを通知します。この出力と外部 Watch Dog 監視 IC やマイコン等の端子でモニタすることで、異常状態を検出することができます。WDC 端子からの出力ト グル周期は、約 10ms~640ms の範囲で設定可能です。初期設定は、約 200ms に設定されています。 WDC 端子は、オープンドレイン出力となっているため、表 8 のように設定してください。 表 8 WDC ピン設定 ピン設定 Pin 端子名 設定 No. WDC 使用する場合 抵抗(推奨 3.3kΩ)を介して VDDIO に接続してください。 12 WDC WDC 使用し ない場 抵抗(推奨 3.3kΩ)を介して VSSIO に接続してくださ 合 い。 (端子をフローティング状態にしないでください) 注意: 注意: ・WDC 端子出力は、音声処理の過程に挿入されており、周期は正確ではありません。 ・スレーブモードにおいて、BCKI/LRI の入力が無い場合には出力できません。 ・サンプリングレートを正しく設定することが必要です。 Ver.2011-12-26 - 13 - NJU26226 ! NJU26226 コマンド一覧 コマンド一覧 表 9 NJU26226 コマンド表 コマンド表 No. Command 1 SET_TASK_CMD 2 PRO2MODE_CMD 3 PRO2CDCFG_CMD 4 PRO2FLAGS_CMD 5 DVS_DH_CMD 6 BM_CONFIG_CMD 7 SAMPLERATE_CMD 8 PNG_MODE_CMD 9 DELAY_CMD 10 GAIN_CMD 11 SYSTEM_STATE_CMD 12 WATCHDOG_CMD 13 SMOOTH_CMD 14 INPUT_SEL_CMD 15 OUTPUT_SEL_CMD 16 REINIT_CMD 17 SOFTWARE_RESET_CMD 18 START_CMD 19 NOP_CMD コマンドの詳細については別途、ご請求下さい。 また、コマンド開示するにはドルビーラボラトリーズの許可が必要となります。 ! ライセンスについて ライセンスについて ドルビーラボラトリーズからの実施権に基づき製造されています。 Dolby、ドルビー、Pro Logic及びダブルD記号(2)はドルビーラボラトリーズの商標です。 NJU26226の使用にあたっては,ドルビーラボラトリーズ発行のライセンシーインフォメーションを御参照ください。 <注意事項> このデータブックの掲載内容の正確さには 万全を期しておりますが、掲載内容について 何らかの法的な保証を行うものではありませ ん。とくに応用回路については、製品の代表 的な応用例を説明するためのものです。また、 工業所有権その他の権利の実施権の許諾を伴 うものではなく、第三者の権利を侵害しない ことを保証するものでもありません。 - 14 - Ver.2011-12-26
© Copyright 2024 Paperzz