注文コード No.N A 1 4 6 8 D データシート No.NA1468C をさしかえてください。 LV49821VH Bi-CMOS 集積回路 ポータブル音響機器用 1.4W×2ch BTL パワーアンプ http://onsemi.jp 概要 LV49821VHは、低電圧(2.7V∼)動作可能なパワーアンプを2チャンネル内蔵している他、ヘッドホン ドライバ切替/電流低減のためのスタンバイ機能も搭載しており、ポータブル機器や低出力系機器用 のスピーカドライブに適したLSIである。 用途 ・ポータブルDVDプレーヤ,ノートPC,ポータブルTV,LCDモニタ,アクティブスピーカ等 特長 ・2チャンネルBTLパワーアンプ内蔵:出力電力=1.4W標準(VCC=5V,RL=8Ω,THD=10%) 差動出力形式のため、出力カップリングコンデンサ不要 ・スタンバイ機能搭載: スタンバイ時消費電流=0.01μA標準(VCC=5V) ・第2アンプ停止制御機能搭載: ヘッドホンドライバ切替用(BTL/SE切替用) 音声ミュート用(BTLパワーアンプ経路のみ) ・ビープ信号入力対応 ・過熱保護回路内蔵 ・低電圧動作可能:VCC=2.7V∼5.5V ・ゲイン設定可能:BTL電圧利得=0∼26dB ・出力位相補償用コンデンサ不要 最大定格/Ta=25℃ 項目 記号 最大電源電圧 VCC max 許容消費電力 Pd max 最大接合部温度 Tj max 動作周囲温度 保存周囲温度 条件 定格値 unit 6 V 1.5 W 150 ℃ Topr -30 ∼ + 75 ℃ Tstg -40 ∼ +150 ℃ 指定基板付き※ ※指定基板(当社半導体評価基板):70mm×70mm×1.6mm,ガラスエポキシ両面基板 最大定格を超えるストレスは、デバイスにダメージを与える危険性があります。最大定格は、ストレス印加に対してのみであり、推奨動作条件を超えての機能 的動作に関して意図するものではありません。推奨動作条件を超えてのストレス印加は、デバイスの信頼性に影響を与える危険性があります。 Semiconductor Components Industries, LLC, 2013 September, 2013 60911 SY/81810 SY/60210 SY 20100528-S00002/41610 SY/ 52009 MS No.A1468-1/15 LV49821VH 動作条件/Ta=25℃ 項目 記号 推奨電源電圧 VCC 推奨負荷抵抗 RL 許容動作電源電圧 VCC op1 範囲 VCC op2 条件 unit 5 V 4 ∼ 32 Ω RL=8Ω以上 2.7 ∼ 5.5 V RL=4 または 6Ω 2.7 ∼ 3.7 V ※許容消費電力を十分考慮して、使用する電源電圧を決定すること。 電気的特性/Ta=25℃,VCC=5V,fin=1kHz,RL=8Ω,V2=High,V6=Low 項目 記号 無信号時消費電流 条件 min typ max unit ICCOP1 無信号,RL=∞ 7.1 ICCOP2 無信号,RL=∞,V6=High(第2アンプ停止時) 4.0 スタンバイ消費電流 ISTBY 無信号,RL=∞,V2=Low(スタンバイ時) 最大出力電力 PO max THD=10% 0.91 1.4 電圧利得 VG Vin=−25dBV 17.6 19.1 電圧利得使用範囲 VGR チャネルバランス CHB Vin=−25dBV 全高調波ひずみ率 THD Vin=−25dBV 出力雑音電圧 VNO Rg=620Ω,20∼20kHz チャネル分離度 CHsep Vout=−25dBV,20∼20kHz 出力オフセット電圧 VDCOS Rg=620Ω ミュート減衰レベル MUTE1 Vin=0dBV,V2=Low(スタンバイ時) MUTE2 Vin=−10dBV,V6=High(第2アンプ停止時) リップル除去率 SVRR Rg=620Ω,fr=100Hz,Vr=−20dBV 基準(4ピン)電圧 VREF 2 ピン制御 HIGH 電圧 VSTBH パワーアンプ動作モード 1.6 VCC V 2 ピン制御 LOW 電圧 VSTBL パワーアンプ待機モード 0 0.3 V 6 ピン制御 HIGH 電圧 V2CNTH 第2アンプ待機モード(SEモード) 4VCC/5 VCC V 6 ピン制御 LOW 電圧 V2CNTL 第2アンプ動作モード(BTLモード) 0 VCC/2 V 0.01 0 −1.5 0 50 13 mA 10 μA W 20.6 dB 26 dB +1.5 dB 0.3 1 35 100 60 −30 mA % μVrms dB +30 mV −110 dBV −85 dBV 35 dB 2.5 V 外形図 unit:mm (typ) 3377 Pd max -- Ta 1.6 5.2 1.5 1.5 1.3 13 0.9 6.4 4.4 1.2 0.5 0.8 1 2 0.65 0.22 0.15 (0.33) 0.4 1.5 MAX 0.18 0 -30 -20 0 20 40 60 80 100 0.1 (1.3) 0.3 SANYO : HSSOP13(225mil) No.A1468-2/15 LV49821VH ブロック図 VCC 11 OUT2-1 9 TSD 1st-amp OUT2-2 10 2st-amp PWR-GND Rariator Fin 2st-amp OUT1-2 12 1st-amp OUT1-1 13 VCC BIAS control 1 IN1 2 STBY 2nd-amp control 3 BEEP 4 VREF 5 PRE-GND 6 A2CNT 7 NC 8 IN2 測定回路 VCC GND 2.2μF + 0.1μF 8Ω 13 12 1 2 8Ω Rariator Fin PWR-GND 3 4 PRE-GND 5 11 VCC 10 9 6 7 8 100kΩ 100kΩ 47nF 0.1μF 22kΩ STBY 1μF 22kΩ PWR BTL 0.1μF SE 1.55V 120kΩ 0.35V 620Ω Vin1 620Ω Vin3 100kΩ 330kΩ 100kΩ 620Ω Vin2 No.A1468-3/15 LV49821VH 評価基板回路図 OUT1-1 OUT1-2 VCC GND OUT2-2 OUT2-1 SE1 SE2 + + + 13 12 1 2 Rariator Fin PWR-GND 3 PWR 10 9 6 7 8 PRE-GND 5 no use STBY use 4 11 VCC SE BTL 22nF from VCC IN1 (beep in) STBY IN3 from VCC A2CNT IN2 評価基板パターン図 (70mm×70mm×1.6mm) 表面 裏面 No.A1468-4/15 LV49821VH 応用回路例 1 (BTL/SE 切替機能使用) VCC Speaker Speaker C7 2.2μF + R10 100kΩ R6 33Ω R7 1kΩ R8 33Ω R11 100kΩ C5 100μF + 13 12 1 2 R2 100kΩ Rariator Fin PWR-GND 3 4 C6 + 100μF 11 VCC 10 9 6 7 8 PRE-GND 5 C4 10nF R5 10kΩ R1 22kΩ C8 0.1μF 応用回路例 2 R4 100kΩ R3 22kΩ C3 1μF C1 0.1μF Vin1 R9 1kΩ C2 0.1μF from CPU Vin2 from CPU (BTL 機能のみ使用) Speaker VCC Speaker C7 2.2μF + C8 0.1μF R2 100kΩ 13 12 1 2 R1 22kΩ 3 4 PRE-GND 5 R5 10kΩ C3 1μF 11 VCC 10 9 6 7 8 R3 22kΩ R4 100kΩ C2 0.1μF C1 0.1μF Vin1 Rariator Fin PWR-GND from CPU Vin2 No.A1468-5/15 LV49821VH 端子説明 端子 番号 端子名 端子電圧 VCC=5V 説明 1 IN1 2.5V パワーアンプ入力端子(1ch) 8 IN2 2.5V パワーアンプ入力端子(2ch) 等価回路 VCC VCC 8 1 VREF2 GND 2 STBY 外部印加 スタンバイ制御端子 VCC VCC O∼0.3V:待機モード 1.6V∼VCC:動作モード 30kΩ BIAS 100kΩ 2 GND 2.5V ビープ信号入力端子 VREF 2.5V 基準電圧端子 VCC VREF2 3 VCC VREF 100kΩ BEEP 4 50kΩ 4 450kΩ 100kΩ 3 GND PRE-GND 6 A2CNT 0V 外部印加 前段部用GND端子 第2アンプ停止制御端子 VCC VCC 50kΩ 5 100kΩ 6 GND 7 NC − 未使用端子 9 OUT2-1 2.5V BTL第1出力端子(2ch) 13 OUT1-1 2.5V BTL第1出力端子(1ch) VCC VCC VREF2 9 13 30kΩ 15kΩ GND 10 OUT2-2 2.5V BTL第2出力端子(2ch) 12 OUT1-2 2.5V BTL第2出力端子(1ch) VCC VCC VREF 10 12 GND 11 VCC FIN PWR-GND 外部印加 0 電源端子 パワー系GND端子、放熱用フィン No.A1468-6/15 LV49821VH 使用上の注意 1.入力カップリングコンデンサ(C1,C2)について C1,C2は入力カップリングコンデンサであり、直流カットを目的としている。ただし、このコンデ ンサC1,C2と入力抵抗R1,R3によってハイパスフィルタが構成され、低域信号が減衰するため、容量 値を決定する場合、カットオフ周波数を考慮して設定すること。 なお、カットオフ周波数は次式で表される。 1ch ⇒ fc1=1/(2π×C1×R1) 2ch ⇒ fc2=1/(2π×C2×R3) また、このコンデンサは立ち上がり時のポップ音に影響を与える。値を大きくした場合、コンデン サへの充電時間が長くなり、ポップ音レベルが大きくなるため、十分に注意すること。 2.BTL電圧利得について 第1アンプの電圧利得は、抵抗R1とR2の比(R3とR4の比)によって決定される。 1ch ⇒ Vg1=20×log(R2/R1)・・・単位:dB 2ch ⇒ Vg2=20×log(R4/R3)・・・単位:dB 従って、BTL電圧利得は、 1ch ⇒ VgBTL1=6+20×log(R2/R1)・・・単位:dB 2ch ⇒ VgBTL2=6+20×log(R4/R3)・・・単位:dB の計算式で表される。BTL電圧利得は、0∼26dBの範囲内で設定すること。 3.ビープ信号入力端子(3ピン)について この端子はBTLアンプの第1アンプの非反転入力部に接続されており、内部にて50kΩの抵抗でバイ アスされている。入力カップリングコンデンサC4とバイアス抵抗によって、ハイパスフィルタが構 成され、低域信号が減衰するため、C4の容量値を決定する場合、カットオフ周波数を考慮して設定 すること。カットオフ周波数は次式で表される。 fc3=1/(2π×C4×50000) また、3ピンから入力した場合でのBTL電圧利得は、 1ch ⇒ VgBTL3=6+20×log(1+R2/(R1+ro))・・・単位:dB 2ch ⇒ VgBTL4=6+20×log(1+R4/(R3+ro))・・・単位:dB の計算式で表される。信号レベルを設定する場合には、図1のように信号を減衰させて入力すること。 なお、この入力端子を使用しない場合には、応用回路例2のように、4ピンに接続すること。 LV49821VH other IC OUT ro 13 C1 R2 1 R1 C4 3 4 Beep signal in VREF C3 図1 4.4ピンコンデンサ(C3)について C3はリップルフィルタ用コンデンサである。内部抵抗(100kΩ+450kΩ)とC3によりローパスフィル タを構成して電源リップル成分を軽減し、リップル除去率を向上させることが目的である。 なお、IC内部では、4ピン電圧(基準電圧)の立上り過渡応答特性を利用して、自動ポップ音軽減回 路を動作させており、立上り速度を早めるためにC3容量値を小さくする場合、立上り時のポップ音 が大きくなる事を考慮して設計すること。 No.A1468-7/15 LV49821VH 5.電源ライン用コンデンサ(C7,C8)について バイパスコンデンサC8は、電源コンデンサC7(ケミカルコンデンサ)で除去できない高周波成分除去 を目的としている。この容量はできるだけICの近くに配置し、高周波特性の良いセラミックコンデ ンサを使用すること。 安定した電源を使用する場合、1個の2.2μFのセラミックコンデンサにまとめることも可能である。 なお、電源ラインが比較的不安定な場合には、電源コンデンサ:C7の容量値を大きくすること。 6.スタンバイ端子(2ピン)について スタンバイ端子を制御することにより、待機モード/動作モードの切換が可能である。直接、CPU の出力ポートによって制御可能であるが、CPUからのデジタルノイズの影響を受ける場合があるた め、直列抵抗:R5(1kΩ以上)を挿入することを推奨する。 待機モード ⇒ V2=0V∼0.3V 動作モード ⇒ V2=1.6V∼VCC また、スタンバイ機能を使用しない場合、端子を図2のように 11 VCC 電源と連動して使用することも可能である。直列抵抗:R5を削 VCC 除する事もできるが、スタンバイ端子に次式に示す電流:I2が 2 STBY R5 流入するため、その点を考慮して設計すること。 2ピン流入電流(単位:A):I2=7×10-6+(VCC-0.7)/(R5+30000) 図2 7.6ピン制御(第2アンプ停止制御機能)について 6ピンはBTLアンプの第2アンプの動作をON/OFF制御する端子である。この機能を利用することによ り、スピーカドライブ(BTL出力方式)とヘッドホンドライブ(シングルエンド出力方式)の切替動作 が可能である。この端子には制御用のコンパレータが接続されており、そのしきい値は電源電圧か ら抵抗分割によって生成している。従って、しきい値は電源電圧により変化するため、注意するこ と。ヘッドホン・ジャックのスイッチを利用して切替える場合には、応用回路例1のような接続方 法を推奨する。 コンパレータ・しきい値:Vth=VCC×2/3 また、この端子をCPU制御する時(BTLアンプのミュート機能)、CPUに使用する電源電圧とパワーア ンプICに使用する電源電圧の関係に注意すること。パワーアンプICに使用する電源電圧の方が高い 場合には、図3や図4のようなOPEN/LOW形式での制御を推奨する。図5のように、3本の抵抗を使用し て制御する方法もある。この3本の抵抗値の比は下記のような値を推奨する。 RC1,RC2,RC3抵抗比 ⇒ RC1:RC2:RC3 = 1:1:3 11 VDD VCC 6 A2CNT CPU VCC 11 VDD VCC 6 A2CNT I/O port CPU VCC I/O port I/O port CPU VCC RC1 RC2 11 VCC 6 A2CNT RC3 LV49821VH VSS 図3 LV49821VH VSS 図4 LV49821VH VSS 図5 8.ヘッドホンドライブについて BTLアンプの第1アンプ側をヘッドホンアンプとして兼用する場合、応用回路例1のように、信号ラ インに直列抵抗R6,R8を挿入して、レベル調整することを推奨する。 なお、この直列抵抗とヘッドホン負荷抵抗は、出力カップリングコンデンサC5,C6によってハイパ スフィルタを構成するため、其の点を考慮して設計すること。カットオフ周波数は次式で表される。 1ch ⇒ fc1=1/(2π×C5×(R6+RL)) 2ch ⇒ fc2=1/(2π×C6×(R8+RL)) No.A1468-8/15 LV49821VH 9.容量負荷について 輻射対策などの目的で出力ピン−GND間にコンデンサを接続する場合、このコンデンサの影響によ りパワーアンプの位相余裕度が低下して発振を起こすことがある。このコンデンサを付加する場合 には、その容量値に注意すること。 推奨容量値:0.033μF∼0.33μF 10.熱保護回路について IC内に熱保護回路が内蔵されており、何らかの原因により異常発熱した場合、破壊/劣化のリスク を軽減することができる。IC内チップのジャンクション温度:Tjが約170℃に上昇すると保護回路が 作動して、パワーアンプ部への電流供給が遮断されて、信号が出力されなくなる。チップ温度が低 下(約130℃)すれば、自動復帰する。 なお、同回路は、破壊/劣化を必ず防止できるわけではないため、取り扱いに十分注意すること。 異常発熱している場合には、速やかに電源を切り、原因を特定すること。 11.ピン間短絡について ピン間を短絡したままで電源を投入した場合、劣化または破壊の原因となるため、ICを基板に取り 付ける際にはピン間がハンダ等で短絡していないかどうか確認してから電源を投入すること。 12.負荷短絡について 負荷を短絡した状態で長時間放置しておいた場合、劣化または破壊の原因となるため、負荷は絶対 に短絡させないようにすること。 13.最大定格について 最大定格付近で使用した場合、わずかな条件変動でも最大定格を超える可能性があり、破壊事故に つながりかねないため、電源電圧等の変動マージンを十分にとり、最大定格を絶対に超えない範囲 で使用すること。また、本ICに使用しているパッケージの単体での放熱効果は低いため、放熱フィ ン近傍において、プリント基板の銅箔で十分な放熱性を確保すること。 VCC=5V,負荷=8Ω時 ⇒ 50mm×50mm程度のGNDライン銅箔面積を推奨 No.A1468-9/15 LV49821VH 10 7 5 1 7 5 1 7 5 3 2 3 2 3 5 7 0.1 2 3 5 7 2 1 3 5 7 10 THD -- f 10 7 5 6Ω 4Ω 8Ω R L =1 10 7 5 3 2 2 VCC = 3.3V VG = 19.1dB fin = 1kHz 3 2 3 2 0.1 0.01 THD -- PO 100 7 5 8Ω 3 2 THD -- PO VCC = 5V VG = 19.1dB fin = 1kHz R L =1 6Ω 100 7 5 0.1 0.01 2 3 5 7 0.1 2 7 5 3 3 2 2 1 5 7 1 2 3 5 7 10 THD -- f 10 VCC = 5V PO = 200mW RL = 8Ω 3 VCC = 5V PO = 200mW 1 7 dB RL = 16Ω 3 19.1dB 2 10 5 12. 3 0.1 7 5dB 6 =2 VG 5 2 3 5 7 100 2 3 5 7 1k 2 3 5 7 10k 2 3 5 7 10k PO -- VCC 2.0 8Ω 2 0.1 10 2 3 5 7 100 2 3 5 7 1k 2 3 5 7 10k 2 3 5 7 10k PO -- VCC 2.0 THD = 1% VG = 19.1dB f = 1kHz THD = 10% VG = 19.1dB f = 1kHz 1.5 1.5 Ω =4 RL 1.0 1.0 =4 RL 8Ω 16Ω 0.5 0 2.5 3.0 3.5 4.0 0.5 4.5 5.0 5.5 PO -- RL 10 7 5 Ω 8Ω 16Ω 0 2.5 3.0 3.5 20 4.5 5.0 5.5 VG -- f 24 VCC = 5V PG = 19.1dB fin = 1kHz 4.0 VCC = 5V RL = 8Ω Cin = 0.1μF 3 2 16 TH D= 1 10 % 7 12 1% 5 3 8 2 0.1 1 2 3 5 7 10 2 3 5 7 100 4 10 2 3 5 7 100 2 3 5 7 1k 2 3 5 7 10k 2 3 5 7100k No.A1468-10/15 LV49821VH ICC -- PO 1.0 VCC = 5V VG = 19.1dB fin = 1kHz 0.8 Pd -- PO 2.0 VCC = 5V VG = 19.1dB fin = 1kHz 1.5 Ω 0.6 =8 RL 1.0 Ω =8 Ω L R 16 0.4 16Ω 0.5 0.2 0 0.01 2 3 5 7 0.1 2 3 5 7 2 1 3 5 7 10 Pd -- PO 2.0 0 0.01 2 3 5 7 0.1 2 3 5 7 1 2 3 5 7 10 1 2 3 5 7 10 Pd -- PO 2.0 RL = 8Ω VG = 19.1dB fin = 1kHz RL = 4Ω VG = 19.1dB fin = 1kHz 1.5 1.5 .6V 1.0 V 1.0 V =5 C 2V V C 4. V 3.6 0.5 =3 CC 3V 0.5 0 0.01 2 3 5 7 0.1 2 3 5 7 2 1 3 5 7 10 0 0.01 2 3 5 7 0.1 VNO -- VCC 60 2 3 5 7 CHsep -- f RL = 8Ω Rg = 6208Ω Din Audio Filter VCC = 5V RL = 8Ω Rg = 620Ω VG = 19.1dB VO = 1Vrms ch1 → ch2 50 ch2 → ch1 40 30 3.5 4.5 5.0 5.5 6.0 MUTE -- Vin -80 4 10 2 3 5 7 100 2 3 -90 2 3 5 7 10k 2 3 5 7100k MUTE -- f -80 VCC = 5V RL = 8Ω fin = 1kHz VG = 19.1dB 5 7 1k VCC = 5V RL = 8Ω Vin = -10dBV VG = 19.1dB -100 -100 ) NT = V6 4V ( C A2 -110 A2 CN T (V -90 4.0 4V ) 3.0 6= 20 2.5 -110 STBY (V2 = 0.3V) STBY (V2 = 0.3V) -120 -130 -40 -120 -30 -20 -10 0 -130 10 2 3 5 7 100 2 3 5 7 1k 2 3 5 7 10k 2 3 5 7100k No.A1468-11/15 LV49821VH SVRR -- f 70 60 50 50 40 30 30 20 20 10 7 5 2 3 5 7 100 VCC = 5V RL = 8Ω Rg = 620Ω VG = 19.1dB Vr = −20dBV 60 40 10 10 SVRR -- Cref 70 VCC = 5V RL = 8Ω Rg = 620Ω VG = 19.1dB Vr = -20dBV Cref = 1μF 2 3 5 7 1k 2 3 5 7 10k 2 3 5 7100k 10 0.1 2 3 5 7 1 2 3 5 7 10 tr -- Cref VCC = 5V RL = 8Ω 3 2 1 7 5 3 2 0.1 7 5 3 2 0.01 0.1 2 3 5 7 1 2 3 5 7 10 ICCO -- VCC 10 ISTBY -- VCC 0.05 V2 = 0.3V 8 0.04 6 0.03 4 0.02 2 0.01 0 0 1 2 3 4 5 6 ICCO -- V2 10 0 8 6 6 4 4 2 2 0 0.5 1.0 1.5 1 2 2.0 2.5 3.0 0 3 4 5 6 4 5 6 ICCO -- V6 10 8 0 0 0 1 2 3 No.A1468-12/15 LV49821VH THD -- PO 100 7 5 VCC = 5V RL = 8Ω VG = 19.1dB fin = 1kHz 3 2 8 10 7 5 5°C Ta = 8 25°C -40°C 6 3 2 4 1 7 5 40°C Ta = 85°C 25°C 3 2 0.1 0.01 2 3 5 7 0.1 2 3 5 7 2 2 1 3 5 7 10 PO -- Ta 2.0 1.8 ICCO -- VCC 10 0 0 1 2 20 4 5 6 VG -- Ta 21 VCC = 5V RL = 8Ω VG = 19.1dB fin = 1kHz 3 VCC = 5V RL = 8Ω VG = 19.1dB fin = 1kHz Vin = -25dB BTL 1.6 THD = 10% 1.4 19 1.2 1% 1.0 -40 -20 0 40 60 80 100 VNO -- Ta 70 60 20 18 -40 -20 0 90 40 60 80 100 60 80 100 60 80 100 CHsep -- Ta 100 VCC = 5V RL = 8Ω Rg = 620Ω VG = 19.1dB 20 VCC = 5V RL = 8Ω VG = 19.1dB fin = 1kHz VO = -25dB 50 80 40 70 30 20 -40 -20 0 40 60 80 100 MUTE -- Ta -80 -90 20 60 -40 -20 0 -70 40 MUTE -- Ta -60 VCC = 5V RL = 8Ω fin = 1kHz VG = 19.1dB V2 = 0.3V 20 VCC = 5V RL = 8Ω fin = 1kHz VG = 19.1dB V6 = 4V -80 -100 -90 -110 -100 -120 -130 -40 -110 -20 0 20 40 60 80 100 -120 -40 -20 0 20 40 No.A1468-13/15 LV49821VH ICCO -- Ta 10 ISTBY -- Ta 1 7 5 3 2 8 BTL mode 0.1 7 5 3 2 6 0.01 7 5 3 2 SE mode 4 0.001 7 5 3 2 2 0 -40 -20 0 20 40 60 80 100 V2th -- Ta 1.0 0.0001 -40 3.5 0.8 3.4 0.7 3.3 -20 0 20 40 60 80 100 3.2 -40 -20 40 60 80 100 0 20 40 60 80 100 BTL OUT: 50mV/div, AC 100ms/div t -- ms BTL OUT: 50mV/div, AC t -- ms 20 V6th -- Ta BTL OUT: 50mV/div, AC t -- ms 0 3.6 0.9 0.6 -40 -20 100ms/div BTL OUT: 50mV/div, AC 10ms/div t -- ms 10ms/div No.A1468-14/15 LV49821VH ON Semiconductor and the ON logo are registered trademarks of Semiconductor Components Industries, LLC (SCILLC). SCILLC owns the rights to a number of patents, trademarks, copyrights, trade secrets, and other intellectual property. A listing of SCILLC’s product/patent coverage may be accessed at www.onsemi.com/site/pdf/Patent-Marking.pdf. SCILLC reserves the right to make changes without further notice to any products herein. SCILLC makes no warranty, representation or guarantee regarding the suitability of its products for any particular purpose, nor does SCILLC assume any liability arising out of the application or use of any product or circuit, and specifically disclaims any and all liability, including without limitation special, consequential or incidental damages. “Typical” parameters which may be provided in SCILLC data sheets and/or specifications can and do vary in different applications and actual performance may vary over time. All operating parameters, including “Typicals” must be validated for each customer application by customer’s technical experts. SCILLC does not convey any license under its patent rights nor the rights of others. SCILLC products are not designed, intended, or authorized for use as components in systems intended for surgical implant into the body, or other applications intended to support or sustain life, or for any other application in which the failure of the SCILLC product could create a situation where personal injury or death may occur. Should Buyer purchase or use SCILLC products for any such unintended or unauthorized application, Buyer shall indemnify and hold SCILLC and its officers, employees, subsidiaries, affiliates, and distributors harmless against all claims, costs, damages, and expenses, and reasonable attorney fees arising out of, directly or indirectly, any claim of personal injury or death associated with such unintended or unauthorized use, even if such claim alleges that SCILLC was negligent regarding the design or manufacture of the part. SCILLC is an Equal Opportunity/Affirmative Action Employer. This literature is subject to all applicable copyright laws and is not for resale in any manner. (参考訳) ON Semiconductor及びONのロゴはSemiconductor Components Industries, LLC (SCILLC)の登録商標です。SCILLCは特許、商標、著作権、トレードシークレット(営業秘密)と他の知 的所有権に対する権利を保有します。SCILLCの製品/特許の適用対象リストについては、以下のリンクからご覧いただけます。www.onsemi.com/site/pdf/Patent-Marking.pdf. SCILLCは通告なしで、本書記載の製品の変更を行うことがあります。SCILLCは、いかなる特定の目的での製品の適合性について保証しておらず、また、お客様 の製品において回路の応用や使用から生じた責任、特に、直接的、間接的、偶発的な損害に対して、いかなる責任も負うことはできません。SCILLCデータシー トや仕様書に示される可能性のある「標準的」パラメータは、アプリケーションによっては異なることもあり、実際の性能も時間の経過により変化する可能性がありま す。「標準的」パラメータを含むすべての動作パラメータは、ご使用になるアプリケーションに応じて、お客様の専門技術者において十分検証されるようお願い致しま す。SCILLCは、その特許権やその他の権利の下、いかなるライセンスも許諾しません。SCILLC製品は、人体への外科的移植を目的とするシステムへの使用、生命維持を 目的としたアプリケーション、また、SCILLC製品の不具合による死傷等の事故が起こり得るようなアプリケーションなどへの使用を意図した設計はされておらず、また、 これらを使用対象としておりません。お客様が、 このような意図されたものではない、 許可されていないアプリケーション用にSCILLC製品を購入または使用した場合 、 たとえ、SCILLCがその部品の設計または製造に関して過失があったと主張されたとしても、 そのような意図せぬ使用、 また未許可の使用に関連した死傷等から、直接 、 又は間接的に生じるすべてのクレーム、費用、損害、経費、および弁護士料などを、お客様の責任において補償をお願いいたします。また、SCILLCとその役員、従業員、 子会社、関連会社、代理店に対して、いかなる損害も与えないものとします。 SCILLCは雇用機会均等/差別撤廃雇用主です。この資料は適用されるあらゆる著作権法の対象となっており、いかなる方法によっても再販することはできません。 PS No.A1468-15/15
© Copyright 2026 Paperzz