MN864602

デジタル放送用 LSI
MN864602
デジタル AV機器用IEEE1394LSI
■ 概 要
MN864602 は , IEEE1394a-2000 規格に準拠したリンク層 , 2 ポートの物理層 , 各種アイソクロナスプロト
コル処理層および暗号化モジュールを内蔵した IEEE1394 コントローラ LSI です。
■ 特 長
止
1. IEEE1394a-2000 Standard for High-Performance Serial Bus 規格に準拠した物理層およびリンク層
• 物理層
• 2電源 (アナログ電源 3.3 V, デジタル電源 2.5 V)
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
• 100 Mbps, 200 Mbps, 400 Mbps の転送レートをサポート
• パワーダウンモードによる発振停止機能
• リンク層
• 100 Mbps, 200 Mbps, 400 Mbps の転送レートをサポート
廃
• IRM (Isochronous Resource Manager)の自動検出
• サイクルマスタ自動設定
• CRC 自動生成, 自動検出
• アイソクロナスパケット送受信用 FIFO (1K byte)内蔵
守
2. 外部物理層接続ポート
• IEEE1394a 規格に準拠した物理層を外付け可能 (ただし , 物理層外付け時 , 内蔵物理層は動作を停止)
3. MN10300, MN10200 シリーズ(当社)マイコンインタフェース
• 16-bit アドレス / データ分離・多重両モードに対応
• ビッグ / リトルエンディアン選択可能
• ハンドシェークモード使用
注 ) その他のマイコンを使用する際は,タイミング仕様が合致したものをご使用ください。
保
4. 各種プロトコルに対応したアイソクロナス処理部
入出力単位
188 byte
DIRECTV
140 byte
DV
480 byte
保
守
MPEG-TS
AM プロトコル
8 byte
1.504 Mbps ~ 60.160 Mbps
(IEC60958 インタフェース経由)
• スムージングバッファ4K byte 内蔵
• レジスタ設定により , アイソクロナスヘッダ , CIP ヘッダ等を自動付加
• 入出力はパラレルインタフェース (データ8-bit, クロック, バリッド, パケットスタート, エラーの12 本)
クロックの入出力切り換え等, 複数のモードを用意
5. PIDフィルタ,
PAT/PMT書き換え機能
• PID フィルタ : レジスタ設定した PID を持つ TSP のみを出力 (最大 16 種類)
• PAT書き換え : レジスタ設定に応じてPATを書き換え
• PMT 書き換え : RAM に設定したPMT をオリジナルの PMT と置き換え (最大 188 byte × 5)
• SIT挿入 : レジスタで指定した PID を持つ TSP を , RAM に設定した SIT へ置き換え (最大188 byte × 5)
• DIT 挿入 : レジスタで指定した PID を持つ TSP を , DIT へ置き換え
1
デジタル放送用 LSI
MN864602
■ 特 長(つづき)
6. IEC60958 インタフェース
• IEC60958 受信 (IEEE1394 送信)
1) 32 kHz, 44.1 kHz, 48 kHz のサンプリング周波数に対応
2) 最大 24-bit までの 2-ch リニアオーディオに対応
3) ノンリニアオーディオにも対応
4) C-bit, U-bit, V-bit の自動転送とC-bit のマイコン読み出し機能搭載
5) デジタル PLL により必要な内部クロックを生成
• IEC60958 送信 (IEEE1394 受信)
1) 32 kHz, 44.1 kHz, 48 kHz のサンプリング周波数に対応
止
2) 最大 24-bit までの 2-ch リニアオーディオに対応
3) ノンリニアオーディオにも対応
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
4) C-bit, U-bit, V-bit の自動転送とC-bit のマイコン設定機能搭載
5) 内蔵アナログ PLL により , 規格に合致したバイフェーズ変調信号を生成
7. コンテンツ暗号 / 復号回路
• デジタルコンテンツ不正コピー防止のためのDTCP (Digital Transmission Content Protection)規格に準拠
守
• 一方向性関数
• 乱数生成
• 署名生成・署名検証
• 鍵生成
廃
8. AKE アクセラレータ
• DTCP 規格に準拠した認証に必要な数値演算回路を内蔵
■ 用 途
2
保
守
保
• AV 機器間のデジタル入出力インタフェース
DMA
インタフェース
オーディオ
入出力
MPEG-TS
DV, DIRECTV
入出力
MPEG-TS
DV, DIRECTV
入力
PID
フィルタ
アイソクロナス
パケット処理
守
スムージング
バッファ
(4K byte)
暗号
アイソクロナス
バッファ
(14K byte)
汎用マイコンインタフェース
廃
リンク
コア
リンク
制御
止
予
PAT・PMT
スムージング
アイソクロナス
アイソクロナス
定
最 一 書き換え
バッファ
バッファ
パケット処理
(14K byte)
新 括 品種 (4K byte)
の し 、
ht 情 て 保
暗号/復号
報 保 守
IEC60958 tp
インタフェース :/
は 守 品
/w DTRF
w byte)ホー 廃 種
ATF
(4Kw
アシンクロナス
止
ARF
、
SBP2
.
パケット制御
ム
se エンジン
と 廃 (1K byte)
PLL
ペ
表 予
DMA m
ー
i
インタフェース c
on ジ 記し 定
.p を て 品種
an ご い
、
AKE
as 覧
ま
アクセラレータ
on く す 廃品
ic だ 。 種
.c さ
o. い
を
マイコンインタフェース
jp
。
入出力
インタフェース
保
守
保
物理層
(S400)
外部物理層
接続ポート
内蔵物理層
ポート 2
内蔵物理層
ポート 1
デジタル放送用 LSI
MN864602
■ ブロック図
3
デジタル放送用 LSI
MN864602
■ 機能説明
MN864602 は , リンクコアブロック , リンク制御(Link Control)ブロック, アシンクロナスパケット用送受
信 FIFO, マイコンインタフェース , 暗号・復号処理を含むアイソクロナスプロトコル処理部 , および , 物理層
部を内蔵しています。
1. リンクコア
1) Transmitter
Transmitter は , ATF からのデータを IEEE1394 規格に準拠したパケットに変換し, PHY インタフェー
スを介してPHYへ転送します。
本LSIがサイクルマスタであるときには, サイクルスタートパケットの
転送も行います。
また , アイソクロナス期間にはアイソクロナスデータの転送も行います。CRC は自動
的に付加されます。
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
止
2) Receiver
Receiver は , PHY インタフェースから受けたパケットが自分自身にアドレスされたものであるかど
うかを判断し, パケットの受け入れを判断します。
受け取られたパケットは , アイソクロナスパケット
の場合 , ARF もしくはDTRF に書き込まれます。また , アイソクロナスパケットの場合 , データはアイ
ソクロナスバッファに書き込まれ, アイソクロナスプロトコル処理部に渡されます。
廃
3) Cycle Timer
Cycle Timer は , Cycle Offset, Cycle Count, Second Count の3 つのフィールドからなる 32 ビットレジス
タです。
Cycle Offset フィールドは24.576 MHz 周期 , Cycle Count フィールドは8 kHz 周期でインクリメ
ントされ, Second Count フィールドは1 Hz 周期でインクリメントされます。
4) CRC
CRC ブロックは , エラー検出のための CRC を自動生成し , またそのチェックを行います。
守
5) PHY インタフェース
PHY インタフェースブロックは, 送信時 Transmitter から送られるパケットをPHY レイヤ部に転送し
ます。
また , 受信時には PHY レイヤ部から入力されるパケットをReceiver へ転送します。
バスアービト
レーションのリクエスト, および , ステータス転送を行います。
保
6) Retry
Retry ブロックは , 送信時 Transmitter から送られるパケットに Retry Codeを付加し , その Retry パケッ
トを送信するか, 次のパケットを送信するかを判断します。
受信時には , パケットを受信するかいなか
をSingle Phase Retry にしたがって, 判断します。
7) Ping Timer
Ping Timer ブロックは , パケットの送信から受信までの時間をカウントします。
8) Command Reset
Command Reset ブロックは, Command Reset パケットを検出し, 割り込みを発生します。
保
守
2. リンク制御 (Link Control)
Link Controlブロックは , Link Core, FIFOなどの制御を行うレジスタ群です。
これらのレジスタをマイ
コンからアクセスすることにより , Link, プロトコル処理部のコントロールを行います。
3. アシンクロナスパケット用 FIFO
1) ATF (Asynchronous Transmit FIFO)
アシンクロナスパケットを送信時 , データはいったん ATF に書き込まれ , それから Link Core 内の
Transmitter によって PHY に転送されます。
また , ATF サイズは 133 Quadlet です。
ATFは単数パケットモード(1パケットモード)であり, 複数のパケットを書き込むことはできません。
2) ARF (Asynchronous Receive FIFO)
アシンクロナスパケットを受信すると , データは ARF に書き込まれます。書き込まれるフォーマッ
トは, 後述するデータフォーマットを参照してください。
また , ARF サイズは 133 Quadlet です。
ARFは単数パケットモード(1パケットモード)であり, 複数のパケットを書き込むことはできません。
4
デジタル放送用 LSI
MN864602
■ 機能説明(つづき)
4. マイコンインタフェース
MN864602 は , MN10300, MN10200 シリーズ(当社)に対応したマイコンインタフェースを内蔵していま
す。マイコンはこのインタフェースを介して FIFO, コントロールレジスタにアクセスします。また , アク
セス方式は AD 分離(16-bit データバス), AD 多重(16-bit データバス)のハンドシェークモードです。
5. アイソクロナス処理部
アイソクロナス処理部は, MPEG TS (1.504 Mbps ∼ 60.160 Mbps), DV, DIRECTV, AMなどのプロトコルに
対応しています。
また , MPEG : 188 byte, DV : 480 byte, DIRECTV : 140 byte, Audio : 8 byteで送信 /受信処理
が可能です。
汎用入出力インタフェース × 2 (送信専用 × 1 Port, 送信/受信共用 × 1 Port), IEC60958インタフェースを搭
載しており , 同時送信 / 受信 , 同時送信が可能です。
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
止
1) パケット書き換え/ 挿入処理
PAT (Program Association Table)を書き換えてオリジナルTS のPAT と置き換えることができます。
さ
らに5種類までのPMTを指定されたPMT_PIDのパケットのタイミングで置き換えることができます。
SIT (Selection Information Table)および DIT (Discontinuity Information Table)を作成し挿入することが
できます。
廃
2) PID フィルタ処理
16 エントリまでを設定可能 , フィルタスルー(全 TS 通過)/ フィルタ使用の選択が可能です。
6. SBP2 処理部
SBP2 のデータ転送を処理する専用エンジンを内蔵しています。また , DMA インタフェースを搭載して
います。
保
守
1) 専用エンジン
データ転送時にマイコンからレジスタに書き込まれた内容をもとにリクエストパケットを作成して,
Async Transactionの管理全般を行います。
また, データ転送がページテーブルによるものの場合は, ペー
ジテーブルのフェッチも行います。
全データ数管理 : パケットの分割管理
Write Request Packet Header作成
Read Request Packet 作成
Ack の読み出し・判定
データアライメント
ATF/DTRF への書き込み
ARF/FTRF への読み出し
ページテーブル(最大 16 ページ)の一括フェッチ
保
守
2) DATA FIFO
25 MHz 動作のパケット変換ブロックと16.9 MHz 動作の DMA インタフェースブロックの周波数変
換を行います。
また , 容量は 8-bit × 16 です。
3) DTRF (Data Transmit Receive FIFO)
データ転送用の大容量 FIFO です。
送受信兼用の FIFO であり , 受信パケットが存在している間は送信パケットの書き込みは禁止です。
また , 送信パケットが送信されずに残っている状態で , この FIFO あてに来たパケットは Ack_busy で
返されます。
この FIFO には , データ転送時のみ以下のパケットが格納されます。
送信 : Write request for data block packet
受信 : Read request for data block packet
5
デジタル放送用 LSI
MN864602
■ 各部機能説明(抜粋)
1. マイコンインタフェース
1) 機能説明
MN864602 に内蔵されているマイコンインタフェースは , MN10300, MN10200シリーズの 16-bitバス
AD分離(16-bit AD Separate)アクセスおよび16-bit バスAD 多重(16-bit AD Multiplex)アクセスに対応し
ています。
また , アクセスモードとしてハンドシェークモードを採用しており , より確実なデータの転
送を行います。
その他に , Big Endian/Little Endian どちらのモードでもアクセスできるようになっています。
止
2) モード対応表
アクセスモードは , MSEL [2 : 0]の設定によってそれぞれのモードに変更することができます。
MSEL0は, Big Endian/Little Endianの変更, MSEL1は, AD多重/AD分離の変更を表します。
また, MSEL2
は, 通常時 0 に固定しておいてください。
モード対応表を以下に示します。
表 1. マイコンインタフェースモード対応表
MSEL [2 : 0]
バスアクセス
アドレス bit幅 データbit 幅
010b
AD 多重
16-bit
011b
AD 多重
16-bit
000b
AD 分離
16-bit
16-bit
Big Endian
001b
AD 分離
16-bit
16-bit
Little Endian
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
Endian
Big Endian
16-bit
Little Endian
廃
16-bit
守
2. 物理層コア(PHY)
1) 機能説明
MN864602 は , S100, S200, S400 まで対応した 2 Port の物理層コア(PHY)を内蔵しています。
2) モード対応表
内蔵 PHY モード , テストモードは , PHYMODE [2 : 1]によってそれぞれのモードに変更することが
できます。
モード対応表を以下に示します。
保
表 2. PHY モード対応表
内容
PHYMODE [2 : 1]
通常
00b
内蔵 PHY を使用した通常のモード
10b
外部 PHY を使用するためのモード
01b
PHY レイヤテストのためのモード
11b
LSI テストのためのモード
LINK
PHY
TEST
保
守
Mode
3. 入出力インタフェース
1) 機能説明
MN864602 は , MPEG TS (1.504 Mbps ∼ 60.160 Mbps), DV, DIRECTV, AM 等のプロトコルに対応した
アイソクロナスプロトコル処理部を内蔵しています。
また, MPEG 188 byte, DIRECTV 140 byte, Audio 8
byte でエンコード / デコード可能な DTCP に準拠した暗号部を搭載しており , デジタルコンテンツの
不正コピーを防止しています。
入出力インタフェースとしては, 汎用インタフェースを2 Port (Tx, Tx/Rx)搭載しており, 受信しなが
ら送信するという使用も可能です。
6
デジタル放送用 LSI
MN864602
■ 各部機能説明(抜粋) (つづき)
3. 入出力インタフェース(つづき)
2) 入出力インタフェース (各種モードの一例)
(1) Mode 2 送信時
EXTCKA (B)
(input)
EXTVALA (B)
(input)
EXTSTA (B)
(input)
E0
E1
E2
E3
E4
En
EXTDA (B)
(input)
D0
D1
D2
D3
D4
Dn
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
止
EXTERA (B)
(input)
Mode 2 (Tx)
守
廃
EXTCKA (B) : 立ち上がり同期でデータを入力してください(本 IC 内部では , 立ち下がりでラッ
チしています)。
EXTVALA (B) : データが入力される間, 1 とします。
EXTSTA (B) : 1パケットの先頭データのとき , 1 を入力します。
EXTERA (B) : エラーが発生したデータのとき, 1 を入力します。
1 を入力されたパケットは破棄され , CIP ヘッダ内の DBC が +1 されます。
受信側でDBC の連続性をチェックすることで, エラーの発生を検出できます。
このピンを使用しない場合は, 0固定としてください。
EXTDA (B)
: データを入力します(1 パケット分連続して入力する必要はありません)。
(2) Mode 2 受信時
保
EXTCKB
(output)
EXTVALB
(output)
EXTERB
(output)
EXTDB
(output)
保
守
EXTSTB
(output)
E
D0
D1
D2
D3
D4
D5
D6
E
Dn
Mode 2 (Rx)
EXTCKB
EXTVALB
EXTSTB
EXTERB
EXTDB
: 立ち上がり同期でデータが出力されます。
クロックの周波数は CH2_CLK_MODE
で指定します。
: データが出力される間 , 1 になります。
: 1パケットの先頭データのとき , 1 が出力されます。
: エラーが発生したパケットで , 1 が出力されます。
CIP ヘッダ内の DBC が不連続になったときや, レイトパケットのときに 1 になり
ます。
: データが出力されます。
1 パケット分のデータは, 連続して出力されます。
7
8
(TO P V IEW )
守
廃
止
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
CY CL E ST
V DD2 5
V DD3 3
E XT DB0
E XT DB1
E XT DB2
E XT DB3
E XT DB4
E XT DB5
E XT DB6
E XT DB7
EX TS TB
E XT VA LB
EX TC KB
EX TE R B
VD D 33
G ND
E XT DA 0
E XT DA 1
E XT DA 2
E XT DA 3
E XT DA 4
E XT DA 5
E XT DA 6
E XT DA 7
E XT STA
EX TVAL A
E XT CK A
EX TE R A
VDD 3 3
VDD 2 5
GN D
STAN D BY
L IN K RE S
MI NT E ST
T RST
SC ANT E ST
TMS
T CK
T DI
TD O
V D D 33
N IOWR
N IO R D
DMAREQ
N IR Q 1
N DK (D C )
N W R( X B LW)
N R D (X R D )
ALE
NCS0
NCS1
V D D 25
V D D 33
GND
A D 15
A D 14
A D 13
A D 12
A D 11
A D 10
AD9
AD8
GND
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
V D D 33
GND
V D D 25
N IS O
MSE L 2
MSE L 1
MSE L 0
C L K 25
C Y C L E T IME
GND
保
守
保
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
DMA15
DMA14
DMA13
DMA12
GND
DMA11
DMA10
DMA9
DMA8
GND
VDD33
DMA7
DMA6
DMA5
DMA4
GND
DMA3
DMA2
DMA1
DMA0
VDD33
VDD25
V CO O
AG N D
V CO I
LP F
V CCA
AV D D
AG N D
N TP B1
TP B1
N T PA 1
T PA 1
TP BIA S 1
AV D D
N TP B2
TP B2
N T PA 2
T PA 2
TP BIA S 2
AG N D
MN864602
デジタル放送用 LSI
■ 端子配置図
■ 端子説明
弊社と契約後 , 公開させていただきます。
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
AV D D
R0
R1
PL L FLT 1
PL L FLT 2
PL LV D D
XI
XO
PH Y RE SE T
VDD25
VDD33
L RE Q
E X SY SCK
GND
CT L 0
CT L 1
VDD33
D0
D1
GND
D2
D3
VDD33
GND
D4
D5
VDD33
D6
D7
GND
VDD33
CNA
PWRDN
L PS
C_ L KO N
PC0
PC1
CP2
CPS
PH Y M O D E 1
PH Y M O D E 2
デジタル放送用 LSI
MN864602
■ 電気的特性
1. 絶対最大定格
記号
定格
単位
VDD33
− 0.3 ∼ +4.6
V
VDD25
− 0.3 ∼ +3.6
PLLVDD
− 0.3 ∼ +4.6
VCCA
− 0.3 ∼ +4.6
入力電圧
VI
− 0.3 ∼ VDD + 0.3 (上限 : 4.6)
V
出力電圧
VO
− 0.3 ∼ VDD + 0.3 (上限 : 4.6)
V
出力電流 (TYPE-HL2)
IO
±6
mA
電源電圧
止
項目
±12
出力電流 (TYPE-HL4)
±24
出力電流 (TYPE-HL16)
電源入力電流
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
出力電流 (TYPE-HL8)
±48
IV
許容損失
廃
PD
動作温度
±70 (1 端子あたり)
mA
T.B.D. (1 500)
mW
−40 ∼ +85
°C
Topr
保
守
注 ) 1. 絶対最大定格は, チップに印加しても破壊を生じない限界値を示すものであり, 動作を保証するものではありません。
2. すべての電源VDD33, VDD25, PLLVDD, AVDD 端子およびAGND, GND 端子は , それぞれ電源および接地電位に
直接接続してください。
3. ある電源電圧(VDD33, VDD25, PLLVDD, AVDD)の電源 ON (電源電圧が推奨動作条件で示される電圧となった時
点)から残りすべての電源 ON を 10 ms 以内に完了することを推奨します。
またある電源電圧(VDD33, VDD25, PLLVDD, AVDD)の電源 OFF (電源電圧 = 接地電位となった時点)から残りす
べての電源 OFF を 10 ms 以内に完了することを推奨します。
TYPE-HL2 ピン名 : CNA, LPS, C_LKON, PC0 ∼ PC2, EXTERA, EXTVALA, EXTERB, EXTVALB, EXTSTB, EXTDB0 ∼
EXTDB7
TYPE-HL4 ピン名 : CYCLEST, CYCLETIME, DMAREQ, TDO, AD0 ∼ AD15, NDK, NIRQ1, EXTCKA, EXTCKB, NCS1
TYPE-HL8 ピン名 : VCOO, CLK25, EXSYSCK, DMA0 ∼ DMA15
TYPE-HL16 ピン名 : LREQ, CTL0, CTL1, D0 ∼ D7
AGND = GND (VSS) = 0 V
2. 推奨動作条件
項目
保
守
電源電圧 1
電源電圧 2
電源電圧 3
電源電圧 4
周囲温度
発振周波数
外部容量推奨値
*
記号
最小
標準
最大
単位
VDD33
3.0
3.3
3.6
V
VDD25
2.3
2.5
2.7
V
PLVDD, AVDD
3.0
3.3
3.6
V
VCCA
3.0
3.3
3.6
V
Ta
−20

70
°C
Foscl

24.576

MHz
CXI

12

pF
CXO

12

注) * 外部発振子使用例
XI
XO
CXI
CXO
9
デジタル放送用 LSI
MN864602
■ 電気的特性(つづき)
3. 入出力容量
項目
記号
条件
最小
標準
最大
単位
入力端子
CI
VDD = VI = 0 V

7
8
pF
出力端子
CO
f = 1 MHz

7
8
pF
入出力端子
CIO
Ta = 25 °C

7
8
pF
4. DC 特性
VDD = 3.0 V ∼ 3.6 V, fTEST = 49.152 MHz, Ta = −20°C ∼ +70°C
条件
最小
標準
最大
単位
動作時電源電流 (VDD33)
IDD0
VI = VDDまたは0.0 V


T.B.D. (30)
mA
動作時電源電流 (VDD25)
IDD1
VDD = 3.3 V


T.B.D. (250)
mA
動作時電源電流 (PLLVDD, AVDD)
IDD3
出力開放


T.B.D. (180)
mA
動作時電源電流 (VCCA)
IDD4


T.B.D. (10)
mA
0.33
1.0
3.0
MΩ
XO
内蔵帰還抵抗
Rf7
2) 入力CMOSレベル
入力電圧 "H" レベル
入力電圧 "L" レベル
入力リーク電流
SCANTEST, LINKRES, STANDBY, MSEL0 ~ MSEL2, NISO, PHYMODE1, PHYMODE2
VIH
VDD × 0.7

VDD
V
VIL
0

VDD × 0.3
V
−5

5
µA
守
ILI
3) 入力 CMOS レベル
入力電圧 "H" レベル
入力電圧 "L" レベル
プルアップ抵抗
保
入力リーク電流
4) 入力 CMOS レベル
入力電圧 "H" レベル
プルダウン抵抗
入力リーク電流
保
守
入力電圧 "L" レベル
5) 出力プッシュプル
VI = VDDまたは0.0 V
VDD = 3.3 V
廃
1) 発振回路
止
記号
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
項目
VI = VDDまたは0.0 V
プルアップ抵抗付き
TDI, TMS, TRST, NCSO, NRD, NWR, NIORD, NIOWR
VIH
VDD × 0.7

VDD
V
VIL
0

VDD × 0.3
V
RPU2
VI = 0.0 V
10
30
90
kΩ
ILIPU
VI = VDD
−10

10
µA
プルダウン抵抗付き
TCK, EXTSTA, EXTDA0 ∼ EXTDA7, ALE
VIH
VDD × 0.7

VDD
V
VIL
0

VDD × 0.3
V
RPD2
VI = VDD
10
30
90
kΩ
ILIPD
VI = 0.0 V
−10

10
µA
CYCLEST, CYCLETIME, DMAREQ
出力電圧 "H" レベル
VOH
IO = −4 mA
VDD − 0.6
VI = VDDまたは0.0 V


V
出力電圧 "L" レベル
VOL
IO = 4 mA
VI = VDDまたは0.0 V


0.4
V
出力リーク電流
IOZ
VO = Hi-Z状態
VO = VDDまたは0.0 V
−5

5
µA
10
デジタル放送用 LSI
MN864602
■ 電気的特性(つづき)
4. DC 特性(つづき)
VDD = 3.0 V ∼ 3.6 V, fTEST = 49.152 MHz, Ta = −20°C ∼ +70°C
項目
記号
6) 出力プッシュプル
条件
最小
標準
最大
単位
VCOO, CLK25
出力電圧 "H" レベル
VOH
IO = −8 mA
VDD − 0.6
VI = VDDまたは0.0 V


V
出力電圧 "L" レベル
VOL
IO = 8 mA
VI = VDDまたは0.0 V


0.4
V
出力リーク電流
IOZ
VO = Hi-Z状態
VO = VDDまたは0.0 V
−5

5
µA
2 mA 入出力セル)
VIH
入力電圧 "L" レベル
VIL
出力電圧 "L" レベル
出力リーク電流

VDD
V
0

VDD × 0.3
V
VOH
IO = −2 mA
VDD − 0.6
VI = VDDまたは0.0 V


V
VOL
IO = 2 mA
VI = VDDまたは0.0 V


0.4
V
IOZ
VO = Hi-Z状態
VO = VDDまたは0.0 V
−5

5
µA
廃
出力電圧 "H" レベル
VDD × 0.7
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
入力電圧 "H" レベル
CNA, LPS, C_LKON, PC0 ∼ PC2
止
7) 入出力 CMOS レベル (LVCMOS
守
8) 入出力CMOS レベル (LVCMOS 2 mA 入出力セル)
EXTERA, EXTVALA, EXTERB, EXTVALB, EXTSTB, EXTDB0 ∼ EXTDB7
入力電圧 "H" レベル
入力電圧 "L" レベル
出力電圧 "H" レベル
保
出力電圧 "L" レベル
出力リーク電流
プルダウン抵抗
VIH
VDD × 0.7

VDD
V
VIL
0

VDD × 0.3
V
VOH
IO = −2 mA
VDD − 0.6
VO = VDDまたは0.0 V


V
VOL
IO = 2 mA
VO = VDDまたは0.0 V


0.4
V
ILOH
VO = Hi-Z状態
VO = 0.0 V
−10

10
µA
VI = VDD
10
30
90
kΩ
RIL
保
守
9) 入出力 CMOS レベル (LVCMOS
入力電圧 "H" レベル
入力電圧 "L" レベル
4 mA入出力セル)
TD0, AD0 ∼ AD15, NDK, NIRQ1
VIH
VDD × 0.7

VDD
V
VIL
0

VDD × 0.3
V
出力電圧 "H" レベル
VOH
IO = −4 mA
VDD − 0.6
VO = VDDまたは0.0 V


V
出力電圧 "L" レベル
VOL
IO = 4 mA
VO = VDDまたは0.0 V


0.4
V
出力リーク電流
ILOH
VO = Hi-Z状態
VO = VDDまたは0.0 V
−5

5
µA
11
デジタル放送用 LSI
MN864602
■ 電気的特性(つづき)
4. DC 特性(つづき)
VDD = 3.0 V ∼ 3.6 V, fTEST = 49.152 MHz, Ta = −20°C ∼ +70°C
項目
記号
10) 入出力 CMOS レベル (LVCMOS
条件
4 mA入出力セル)
最小
標準
最大
単位
EXTCKA, EXTCKB
VIH
VDD × 0.7

VDD
V
入力電圧 "L" レベル
VIL
0

VDD × 0.3
V
出力電圧 "H" レベル
VOH
IO = −4 mA
VDD − 0.6
VI = VDDまたは0.0 V


V
出力電圧 "L" レベル
VOL
IO = 4 mA
VI = VDDまたは0.0 V


0.4
V
出力リーク電流
ILOH
VO = Hi-Z状態
VO = VDD
−10

10
µA
プルダウン抵抗
RIL
VI = VDD
10
30
90
kΩ
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
11) 入出力 CMOS レベル (LVCMOS
入力電圧 "L" レベル
出力電圧 "H" レベル
出力電圧 "L" レベル

VDD
V
0

VDD × 0.3
V
IO = −8 mA
VDD − 0.6
VI = VDDまたは0.0 V


V
VOL
IO = 8 mA
VI = VDDまたは0.0 V


0.4
V
ILO
VO = Hi-Z状態
VO = VDDまたは0.0 V
−5

5
µA
8 mA 入出力セル)
DMA0 ∼ DMA15
VIH
VDD × 0.7

VDD
V
VIL
0

VDD × 0.3
V
VOH
IO = −8 mA
VDD − 0.6
VI = VDDまたは0.0 V


V
VOL
IO = 8 mA
VI = VDDまたは0.0 V


0.4
V
IOZ
VO = Hi-Z状態
VO = VDD
−10

10
µA
保
守
入力電圧 "L" レベル
VDD × 0.7
VOH
12) 入出力 CMOS レベル (LVCMOS
入力電圧 "H" レベル
EXSYSCK
VIL
守
出力リーク電流
VIH
8 mA 入出力セル)
廃
入力電圧 "H" レベル
止
入力電圧 "H" レベル
RIH
VI = 0.0 V
10
30
90
kΩ
入力スレッショルド電圧
VT+
VDD = 3.0 V ∼ 3.6 V

1.85
VDD × 0.7
V
VDD × 0.3
1.45

保
出力電圧 "H" レベル
出力電圧 "L" レベル
出力リーク電流
プルアップ抵抗
VT−
13) 入出力 CMOS レベル (LVCMOS
16 mA入出力セル)
LREQ, CTL0, CTL1, D0 ∼ D7
入力電圧 "H" レベル
VIH
VDD × 0.7

VDD
V
入力電圧 "L" レベル
VIL
0

VDD × 0.3
V
出力電圧 "H" レベル
VOH
IO = −16 mA
VDD − 0.6
VI = VDDまたは0.0 V


V
出力電圧 "L" レベル
VOL
IO = 16 mA
VI = VDDまたは0.0 V

0.4
V
12

デジタル放送用 LSI
MN864602
■ 電気的特性(つづき)
4. DC 特性(つづき)
VDD = 3.0 V ∼ 3.6 V, fTEST = 49.152 MHz, Ta = −20°C ∼ +70°C
項目
記号
13) 入出力 CMOS レベル (LVCMOS
出力リーク電流
条件
VO = Hi-Z状態
VO = VDDまたは0.0 V
4 mA 入出力セル)
標準
最大
単位
LREQ, CTL0, CTL1, D0 ∼ D7
16 mA入出力セル) (つづき)
ILO
14) 入出力 CMOS レベル (LVCMOS
最小
−5

5
µA
NCS1
VIH
VDD × 0.7

VDD
V
入力電圧 "L" レベル
VIL
0

VDD × 0.3
V
出力電圧 "H" レベル
VOH
IO = −4 mA
VDD − 0.6
VI = VDDまたは0.0 V


V
出力電圧 "L" レベル
VOL
IO = 4 mA
VI = VDDまたは0.0 V


0.4
V
VO = Hi-Z状態
VO = VDD
−10

10
µA
VI = VDD
10
30
90
kΩ
5. PHY部
ILOH
RIH
廃
プルアップ抵抗
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
出力リーク電流
止
入力電圧 "H" レベル
VDD = 3.0 V ∼ 3.6 V, VSS = 0.0 V, fTEST = 49.152 MHz, Ta = −20°C ∼ +70°C
項目
条件
最小
標準
最大
単位
VID−100
ケーブル入力 (S100)
142

260
mV
VID−200
ケーブル入力 (S200)
132

260
VID−400
ケーブル入力 (S400)
(118)

(260)
VID−ARB
Arb (S100)
173

260
Arb (S200)
171

262
Arb (S400)
(168)

(265)
VCMA
1.665

2.015
V
VDO
172

265
mV
保
守
差動入力電圧
記号
TPBIAS 出力電圧
差動出力電圧
OSS−200
S200 送信時
2.53

4.84
mA
スピードシグナル入力電流
ISS−200
S200 送信時



mA
ISS−400
S400 送信時



VIH+
ケーブル入力 "1"
(アービトレーション時)
89

168
mV
VIL−
ケーブル入力 "0"
(アービトレーション時)
−168

−89
mV
保
守
スピードシグナル出力電流
アービトレーションしきい値
電圧
注 ) MN864602 のPHY部電源(AVDD, PLLVDD)がOFF, 接続相手のPHY部電源がONの場合 , AVDD, PLLVDDにリーク電
流が流れます。このリーク電流を最小にするため,AVDD, PLLVDD は , MN864602 の他の電源や他のLSI 等の電源と
共通にするのではなく , 独立した電源に接続してご使用ください.やむを得ず電源を共有する場合は , このリーク
電流が , AVDD, PLLVDD 合わせて 20 mA 以下となる範囲内でご使用ください。
13
デジタル放送用 LSI
MN864602
■ 電気的特性(つづき)
6. AC特性
項目
記号
条件
最小
標準
最大
単位
1) マイコンインタフェース (アドレス / データ多重)
TALE
ALE 出力時間
20


ns
NWR/NRD
TRD
NRD 出力開始時間
20


ns
TWR
NWR/NRD 出力終了時間


10
TCSI
アイドル時間
40


TCSS
NCS0 セットアップ時間
0


TCSH
NCS0 ホールド時間
0


TADS
Address セットアップ時間
20


TADH
Addressホールド時間
20


NCS0
ALE
NCS0
NDK
AD


TDH
Data ホールド時間
5


TCSI
TALE
TCSS
TCSH
TWR
TADS TADH
TDS
addres
保
守
保
NWD
5
TCSH
TRD
NRD
Data セットアップ時間
守
TCSS
TDS
廃
TALE
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
AD
止
ALE
TDH
read data
リードサイクル
TWR
TADS TADH
TDS
addres
write data
ライトサイクル
図 1. マイコンインタフェース (アドレス / データ多重)
14
TDH
ns
ns
デジタル放送用 LSI
MN864602
■ 電気的特性(つづき)
6. AC 特性(つづき)
項目
記号
条件
最小
標準
最大
単位
ns
2) マイコンインタフェース (アドレス / データ分離)
アイドル時間
40


TCSS
NCS0 セットアップ時間
0


TCSH
NCS0 ホールド時間
0


NWR/NRD
TWR
NWR/NRD 出力終了時間


10
ns
Address
TADS
Address セットアップ時間
20


ns
TADH
Addressホールド時間
3


TRDS
Read Data セットアップ時間
5


TRDH
Read Data ホールド時間
5


NWD
保
NDK
20


TWDH
Write Data ホールド時間
3


TCSH
AD
DATA
(DMA)
TADS
TCSI
TCSS
TCSH
TWR
TWR
TADS
TADH
addres
TADH
addres
TRDS
TRDH
read data
保
守
NRD
Write Data セットアップ時間
守
NCS0
TWDS
廃
TCSS
ns
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
Data
止
TCSI
NCS0
リードサイクル
TWDS
TWDH
write data
ライトサイクル
図 2. マイコンインタフェース (アドレス / データ分離)
15
デジタル放送用 LSI
MN864602
■ 電気的特性(つづき)
6. AC 特性(つづき)
項目
記号
条件
最小
標準
最大
単位
(50)


ns
ns
3) 入出力インタフェース
Tck
EXTCK クロック周期
EXTVAL
Tvs
EXTVALセットアップ時間
5


Tvh
EXTVALホールド時間
3


Tss
EXTST セットアップ時間
5


Tsh
EXTST ホールド時間
3


Tds
EXTD セットアップ時間
5


Tdh
EXTD ホールド時間
3


EXTST
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
EXTD [7 : 0]
廃
Tck
EXTCK
止
EXTCK
Tvs
EXTD [7 : 0]
Tss
Tsh
Tds
Tdh
D0
保
守
保
EXTST
守
EXTVAL
Tvh
D1
D186
188 Clock
図 3. 入出力インタフェース
16
D187
ns
ns
デジタル放送用 LSI
MN864602
■ 電気的特性(つづき)
6. AC 特性(つづき)
項目
記号
4) PHY_LINK インタフェース
条件
SYSCLK
最小
標準
最大
単位
49.152 MHz
EXSYSCK
Tc1
20.24

20.45
ns
SETUP TIME
Tsu1
(6.0)


ns
Tsu2
(6.0)


Thd1
(0.0)


Thd2
(0.0)


CL = 50 pF
(0.5)

(13.5)
Td2
CL = 50 pF
(0.5)

(13.5)
廃
EXSYSCK
Td1
Thd1
Tsu1
D [7 : 0]
守
Tsu2
保
EXSYSCK
ns
Tc1
Valid
CTL [1 : 0]
ns
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
OUTPUT DELAY
止
HOLD TIME
Valid
Thd2
Valid
Valid
外部PHYからの入力タイミング
Td1
D [7 : 0]
保
守
Valid
CTL [1 : 0]
Valid
Td2
Valid
Valid
外部PHYへの出力タイミング
図 4. PHY_LINKインタフェース
17
18
守
164
(1.0)
1
0.1
0.5±0.1
止
124
(1.0)
123
0.4
+0.10
–0.05
廃
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
0.1±0.1
予
ic ー 1.4±0.1
記
18.0±0.1
1.7
max.
on ジ し 定
20.0±0.2
.p0.15 を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
保
守
保
MN864602
デジタル放送用 LSI
■ 外形図(単位 : mm)
• LQFP164-P-1818B
20.0±0.2
18.0±0.1
83
82
0.16 –0.05
+0.10
Seating plane
42
41
0.1 M
(1.0)
0° to 10°
本書に記載の技術情報および半導体のご使用にあたってのお願いと注意事項
(1)
本書に記載の製品および技術情報を輸出または非居住者に提供する場合は、当該国における法令、特に安全保障輸出
管理に関する法令を遵守してください。
(2)
本書に記載の技術情報は、製品の代表特性および応用回路例などを示したものであり、弊社または他社の知的財産権
もしくはその他の権利に基づくライセンスは許諾されていません。したがって、上記技術情報のご使用に起因して第三
者所有の権利にかかわる問題が発生した場合、弊社はその責任を負うものではありません。
(3) 本書に記載の製品は、標準用途 − 一般電子機器(事務機器、通信機器、計測機器、家電製品など)に使用されること
を意図しております。
特別な品質、信頼性が要求され、その故障や誤動作が直接人命を脅かしたり、人体に危害を及ぼす恐れのある用途
− 特定用途(航空・宇宙用、交通機器、燃焼機器、生命維持装置、安全装置など)にご使用をお考えのお客様および弊
社が意図した標準用途以外にご使用をお考えのお客様は、事前に弊社営業窓口までご相談願います。
(4) 本書に記載の製品および製品仕様は、改良などのために予告なく変更する場合がありますのでご了承ください。した
がって、最終的な設計、ご購入、ご使用に際しましては、事前に最新の製品規格書または仕様書をお求め願い、ご確認
ください。
予
最 一 定品
新 括 種
の し 、
ht 情 て 保
tp 報 保 守
:// は 守 品
w ホ 廃
w
w ー 止 種、
.s ム と 廃
em ペ 表
ic ー 記 予定
on ジ し
.p を て 品種
an ご い
as 覧 ま 、
on く す 廃品
ic だ 。 種
.c さ
o. い
を
jp
。
止
(5) 設計に際しては、絶対最大定格、動作保証条件(動作電源電圧、動作環境等)の範囲内でご使用いただきますようお願
いいたします。特に絶対最大定格に対しては、電源投入および遮断時、各種モード切替時などの過渡状態においても、
超えることのないように十分なご検討をお願いいたします。保証値を超えてご使用された場合、その後に発生した機器
の故障、欠陥については弊社として責任を負いません。
また、保証値内のご使用であっても、半導体製品について通常予測される故障発生率、故障モードをご考慮の上、弊
社製品の動作が原因でご使用機器が人身事故、火災事故、社会的な損害などを生じさせない冗長設計、延焼対策設計、
誤動作防止設計などの システム上の対策を講じていただきますようお願いいたします。
廃
(6) 製品取扱い時、実装時およびお客様の工程内における外的要因(ESD、EOS、熱的ストレス、機械的ストレス)による
故障や特性変動を防止するために、使用上の注意事項の記載内容を守ってご使用ください。
また、防湿包装を必要とする製品は、保存期間、開封後の放置時間など、個々の仕様書取り交わしの折に取り決めた
条件を守ってご使用ください。
守
保
保
090506
守
(7) 本書の一部または全部を弊社の文書による承諾なしに、転載または複製することを堅くお断りいたします。