VS1 0 0 5 / VS1 2 0 5 U S B 2 .0 ホスト・インターフェース搭載 オーディオエンコード/ デコードLS I フィンランドの Tam pere に本拠地を構えるオーディオ・コーデック IC の専門メーカー V LS IS olution 社は、2012年2月に 次世代のフラッグシップ・デバイスとなる V S 1005 / V S 1205 を発表しました。V S 1005 / V S 1205 は M P 3 をはじめ様々な フォーマットの音声ファイルに対応するエンコード・デコード機能を有し、高速 U S B ホスト・インターフェースを搭載します。 <周辺インターフェース> ・H i-S peed U S B ホスト/スレーブ コントローラ ・S D カード ・P arallelN A N D フラッシュ ・S P I ・イーサーネット ・S /P D IF ・I2S マスター/スレーブ ・U A R T ・JTA G <その他の主な機能> ・24ビットA D C /D A C ・ヘッドホンおよびマイク・アンプ ・リニアレギュレータ ・リアルタイムクロック ・クロックジェネレータ ・FM チューナー(R D S ) ・D S P プロセッサ ・タッチパネルコントローラ ●お問い合わせ先 株式会社シルバーアイ 〒222-0033 神奈川県横浜市港北区新横浜2-14-4 V er4. 2012.06.22 http://w w w .silver-i.co.jp/ 本社 第一営業部 TEL: 045-474-1451 大阪営業所 TEL:06-6937-9711 P age 1 of 3(資料8) ●V S 1 0 0 5 および V S 1 2 0 5 の特長 V S 1005 は V LS IS olution 社の M P 3 向け S O C の最も新しい デバイスです。V S 1005 は特に ポータブル音楽プレーヤー、 ドッキングステーション、ハンディ レコーダー・アプリケーションに 最適です。 U S B 2.0 (480M bit/s)ホスト機能は、 U S B メモリースティックのような 外部メディアまたは、A V レシーバー、 ラジオプレーヤーなど多くの新しい アプリケーションに対する音声再生 能力を持っています。また U S B スレーブモードも、サポートされます。 イーサーネットインターフェースは、 インタネット・ストリーミング能力を 提供します。I2S は、他のIC に対する デジタル信号でのインターフェースを 提供します。 リアルタイムクロック(R TC )とバッテリ によってバックアップされたレジスタは アラーム機能ならびに D S P 向けの low -pow er/low -speed モードを提供 します。 V LS IS olution 社の初期の製品と比較 すれば、V S 1005 S oC はアプリケーション開発の際に新しいアプローチを提供します。 マルチタスク・オペレーティング・システムのV S O S とオブジェクト・コード・ライブラリM egaLib は、V LS IS olution 社の統合 開発環境 V S ID E で利用可能なサービスを提供します。 この組合せは、V S 1005 の 256K iB yte R A M メモリに対して無駄のない、直接的なプロセスを作成します。さらに V S 1005 の ユーザビリティを広げるために、プログラムは V S 1005 のオプショナル内蔵フラッシュメモリ(1024K iB )を含むどんな不揮発性 メモリからでも、ダイナミックにロードすることができます。 内蔵フラッシュメモリはプロテクトすることができます。よって開発者は第三者からプログラムを保護することが可能です。 M egaLib ライブラリは、すべての V LS IS olution 社の既存のコーデックを含みます。 エンコーダ:M P 3、O gg V orbis デコーダ:M P 2、M P 3、W M A 、ogg、LC -A A C 、H C -A A C 、FLA C 、IM A 、W A V P C M その他の機能: ファイルI/O 、デバイス・ドライバ、ユーザーアプリケーションの実行、マルチタスキング、 グラフィカル・インタフェース機能、R D S (R adio D ata S ystem )機能付きFM チューナー、音声再生 V er4. 2012.06.22 P age 2 of 3(資料8) ●V S 1 0 0 5 および V S 1 2 0 5 の機能 デジタル・ハードウェア G P IO pins SPI UART I2S V S 1005 V S 1205 最大46pin ○ ○ ○ H i-S peed U S B (U S B 2.0,480M bps) ○ Flash インターフェース ○ Ethernet Interface ○ タイマー ○ ウォッチドッグタイマー ○ アナログ・ ハードウェア V S 1005 V S 1205 サンプルレート・ コンバーター 24bit Stereo D A C 3x24bit ヘッドホン・ ドライバー ○ マイク・ アンプ stereo ライン入力 stereo リニア・ レギュレーター ○ ボルテージ・ モニター ○ FM チューナー w ith R D S ○ Zero cross detection ○ R eplay G ain Technology ○ カスタマイズ V S 1005 V S 1205 スタンドアロン制御 plugin 128K B yte インストラクション R A M 128K B yte ユーザーデータR A M SP I経由によるブート ○ I2C 経由によるブート ○ N A N D Flash によるブート ○ V SID E デバッガ I/F JTA G + U A R T (デバイス・オプション) 1024KB yte 内蔵フラッシュメモリ V er4. 2012.06.22 V S 1005G -F-Q V S 1205G -F-Q 電源 ・デバイス内蔵ボルテージレギュレータ ・電圧モニター用S A R (スタンドアロンレギュレータ) アナログ機能 ・2 x 24 bit / 96 kH z D A C ・3 x 24 bit / 192 kH z A D C ・R D S (R adio D ata S ystem )機能搭載 FM チューナー (日本国内向け 76-108 M H z をサポート) ・ヘッドホン出力 ・ステレオマイク・アンプ デジタル機能 ・S /P D IF 入出力(+A ES /EB U サポート) ・I2S 入出力 ・24 bit サンプルレート・コンバータ ・H i-S peed U S B (U S B 2.0,480M bps)ホスト/スレーブコントローラ ・イーサーネットインターフェース ・U A R T インターフェース(デバッグ用として使用可能) ・JTA G インターフェース(デバッグ用として使用可能) メモリI/F ・N A N D フラッシュインターフェース ・高速 S D カードインターフェース 内蔵 R A M ・インストラクション R A M :128K B yte ・ユーザーデータR A M :128K B yte G P IO ・抵抗膜方式タッチスクリーン・インターフェース ・LC D 専用 8 bit バス ・P W M (P ulse W idth M odulation)出力 その他 ・リアルタイムクロック ・LFG A 88 pin パッケージ ・チップサイズ 10 x 10 x 0.9 m m オーディオデコーダ V S 1005 V S 1205 O gg V orbis ○ AAC ○ WMA ○ M P 3 (および M P EG 2.5) ○ M P1 + M P2 ○ M ID I SP /G M 1 G .722 および G .711 ○ PC M ○ W AV( IM A A D P C M ) ○ FLA C ○ オーディオエンコーダ V S 1005 V S 1205 O gg V orbis ○ M P 3 (および M P EG 2.5) × ○ G .722 および G .711 ○ PC M ○ W AV( IM A A D P C M ) ○ ファームウェア機能 V S 1005 V S 1205 EarSpeaker P rocessing(*1) ○ B ass / Treble control ○ P layback tim e counter ○ ビットエラーの許容 ○ ストリーミングサポート ○ 早送り/ 巻き戻し ○ 再生速度 / ピッチ可変 ○ スペクトラム・アナライザー ○ パラメトリック・イコライザー ○ *1: EarS peaker S patialP rocessing は V LSISolution 社が独自開発した、 ヘッドホンで自然な音を再現するためのテクノロジーです。 P age 3 of 3(資料8)
© Copyright 2024 Paperzz