(サイプレス) 製品に関する情報が記載されております。

S6J3110 シリーズ
32 ビットマイクロコントローラ Traveo
ファミリ Fact Sheet
®
®
®
S6J3110 シリーズ」は 144MHz 動作で可能な ARM 社製の Cortex -R5 CPU コアを搭載した主にボディ制御向け Spansion Traveo™フ
ァミリのマイクロコントローラです。
最大 4MB の Flash メモリを搭載しており、今後拡大していくアプリケーションソフトの容量にも対応します。
また、通信制御には汎用・ボディ制御向けとしては業界初となる CAN-FD を採用し、従来の CAN と互換性を保ちながら高速通信を実
現します。セキュリティ機能としては SHE(Secure hardware Extension)を搭載し、マイコン内部に格納しているデータの改ざんや抜き
取りを防止し、今後ますます増加が見込まれるボディ周りの ECU 制御を迅速にかつ安全に処理する最適な製品です。.
特長
品種構成
®
®
 32bit ARM Cortex -R5 CPU コア
 クロック
項目
最大動作周波数:144MHz, 96MHz*
 DMA コントローラ:16 チャネル
 外部割込み:16 チャネル
 ベースタイマ:30 チャネル
 32 ビットフリーランタイマ:6 チャネル
 32 ビットインプットキャプチャ:12 チャネル
 32 ビットアウトプットコンペア:12 チャネル
 12 ビット A/D コンバータ:64, 56*チャネル
(2 ユニット合計)
 Real Time Clock
 マルチファンクションシリアル:22, 4*チャネル,
UART/CSIO/LIN より選択
 CAN-FD(192msb[受信]):2, 1*チャネル
 排他アクセスメモリ
 ウォッチドッグタイマ:1 チャネル(SW)+1 チャネル(HW)
 CRC 生成:1 チャネル
 Secure Hardware Extension
 汎用 I/O ポート:150, 116*本
 内蔵 CR 発振器
 デバッグインターフェース
 JTAG デバッグ・ポート
 パーシャルウェイクアップ機能
 低電圧検出機能
 クロック監視機能
 電源:1 電源(5V)

* S6J311AHAA, S6J3119HAA, S6J3118HAAでの仕様
パッケージ参考例
品名 S6J311ExAA S6J311DxAA S6J311CxAA S6J311BxAA
メインフラッシ
ュ容量(バイト)
ワークフラッシ
ュ容量(バイト)
RAM 容量
(バイト)
Backup RAM
容量(バイト)
項目
4096K+64K
3072K+64K
2048K+64K
1536K+64K
112K
112K
112K
112K
320K
256K
192K
128K
64K
64K
64K
64K
品名 S6J311AHAA S6J3119HAA S6J3118HAA
メインフラッシ
ュ容量(バイト)
ワークフラッシ
ュ容量(バイト)
RAM 容量
(バイト)
Backup RAM 容
量(バイト)
1024K+64K
768K+64K
512K+64K
48K
48K
48K
80K
64K
48K
8K
8K
8K
オーダ型格
型格
パッケージ
S6J311EJAASEx0000
S6J311DJAASEx0000
S6J311CJAASEx0000
S6J311BJAASEx0000
S6J311EHAASEx0000
S6J311DHAASEx0000
S6J311CHAASEx0000
S6J311BHAASEx0000
S6J311AHAASEx0000
S6J3119HAASEx0000
S6J3118HAASEx0000
プラスチック
TEQFP(0.5mm ピッチ),
176 ピン
プラスチック
TEQFP(0.5mm ピッチ),
144 ピン
プラスチック
TEQFP(0.5mm ピッチ),
144 ピン
プラスチック・TEQFP176, 176 ピン
Cypress Semiconductor Corporation
Document Number: 002-08975 Rev. *A
•
198 Champion Court
•
San Jose, CA 95134-1709
•
408-943-2600
Revised January 26, 2017
S6J3110 シリーズ
ブロック図
S6J311ExAA,S6J311DxAA,S6J311CxAA,S6J311BxAA のブロック図
Trace I/F(8Pin)
Debug I/F (JTAG/SWD)
Power Domain 2
JTAG_SWCLKTCK
JTAG Wakeup
Debug Group
(CoreSightTM)
Bus Config Group
From/To PPU-SLAVEs
- Bus Performance Counters
- Misc Register Module
DAP
Security
CLK_DBG
CLK_LLPBM2
APB-M
APB-S
AHB-M
PPU Master
CLK_HPM
Debug APB
AHB2APB
(Priviledge
Protection)
APB-32
CLK_HPM
CLK_LLPBM2
Trace Group
CLK_TRC
From/To
CommonPERI#2
From/To
CommonPERI#2
Security
Checker
ETB (Trace Buffer)
16KB
CLK_ATB
CLK_DBG
ATB
Core Group (1-Core)
Power Domain 3
Debug APB
CLK_CPU
Flash Group
SHE Group
CLK_FCLK
CLK_SHE
WorkFlash
TCF
AHB-64
AHB-64
(Reg & Data) (Reg)
CLK_CPU
TCFLASH #0
1MB + 64KB
+
EEFlash #0
48KB
CLK_MEMC
From/To
Memory Config Grp.
ETMTM
#0
TCF
AXI-64
(data)
Procceser
TCRAM #0
(2bank)
64KB
(32KB×2)
CPU #0
B0TCM
DMAC Complex #0
- DMAC 16.ch
- ReloadTimer 4ch
CortexTM -R5F
B1TCM
#0
CLK_DMA
MPU
#0
ATCM
#0
TCF
ATCM #0
I$
#0
D$
#0
16KB
16KB
CLK_HPM
AHB-64
CLK_MEMC
AXI-64
AHB-32
CLK_SHE
CLK_SHE
AHB-64
CLK_MEMC
From/To
Memory Config Grp.
AXI-64
LLPP
AXI32-M AHB32
AXI-M AXI-S
CLK_CPU
AXI-64
CLK_CPU
AXI-64
CLK_CPU
AXI-32
CLK_CPU
From/To CommonPERI#2
DMAC Config
AHB-32
CLK_CPU
AHB-32
CLK_HPM2
AHB-64
CLK_HPM
AHB-32
CLK_HPM2
High Performance Matrix (HPM)
AXI-64
CLK_HPM
System SRAM
16KB
AHB-32
AHB-32
CLK_CPU
AXI-64
AHB-32
CLK_HPM
CLK_SYSC1
EAM
AHB-64
CLK_HPM
From/To
Flash Group
CLK_MEMC
CLK_HPM
AHB-32
CLK_LLPBM
Low Latency Peripheral Bus Matrix (LLPBM)
AHB-32
BBU
BBU
CLK_LLPBM
AHB-32
BBU
State manage (2)
BBU
AHB-32
Flash Group I/F
CLK_SYSC0H
Clock divide
and distribution
CLK_LCP
BootROM
16KB
CLK_COMH
System
Controller(SYSC)
(CLK_CAN)
Reset manage
SW-Watchdog
CSV(for PLL)
SYSC1
CLK_SYSC1
CLK_CAN
CLK_MEMC
From/To
Core-Group
State manage
Peripheral
Bus Bridge
Peripheral
Bus Bridge
CLK_HPM
CLK_LCP0A
CRC
4ch
Base Timer
30ch
Peripheral
Bus Bridge
CLK_LLPBM2
P
Bus Config
Group
(Config)
GPIO
RAM
PONR
LVD
C
CAN-FD
1ch
IRC #0
512 Vectors
Power manage
Source Clock
Timer
CLK_LCP0A
RAM
Timing
Protection
(TPU) #0
Clock manage
EICU 16ch
CAN prescaler
Backup RAM 4KB
(8+5 bit width RAM x 4)
Power
Domain 4_1
CLK_RAM1H
Power CLK_RAM0H
Domain 4_0
Backup RAM 4KB
(8+5 bit width RAM x 4)
ECC-ed RAM I/F
CLK_LLPBM
CLK_LLPBM
Power Domain 6_0
CLK_LLPBM
BBU
P
M.F.S
4ch
Wakeup
Request #0
#0 TCRAM
(Config)
32Bit FRT
6ch
DMAC
Complex #0
(Config)
32Bit ICU
12ch
PPU Master
(Cnofig)
CSV
32Bit OCU
12ch
Memory & Config Group
Fast-CR
Slow-CR
PLL0
SSCG PLL0
CLK_MEMC
Power Domain 3
Common PERI #0
Group
12Bit A/DC
Unit0×25ch
Common PERI #1
Group
Common PERI #2
Group
Wakeup-detect
RTC
12Bit A/DC
Unit1×31ch
Clock Calibration
H/W Watchdog
EXT-IRQ
16ch
Common PERI #0
Group
Power Domain 1 (Always on)
NMI
MCU Config Group
Power Domain 1
(Always on)
Document Number: 002-08975 Rev. *A
Page 2 of 4
S6J3110 シリーズ
改訂履歴
文書名: S6J3110 シリーズ, 32 ビットマイクロコントローラ Traveo ファミリ Fact Sheet
文書番号: 002-08975
版
ECN 番号
変更者
発行日
**

HIOT
11/14/2014
変更内容
サイプレスとして スパンション Fact Sheet S6J3110_NP708-00001 をドキ
ュメントコード 002-08975 に登録しました。
本版の内容およびフォーマットに変更はありません。
*A
5604210
HIOT
Document Number: 002-08975 Rev. *A
01/26/2017
これは英語版の 002-08974 Rev. *A を翻訳した日本語版です。
Page 3 of 4
S6J3110 シリーズ
セールス, ソリューションおよび法律情報
ワールドワイドな販売と設計サポート
サイプレスは、事業所、ソリューションセンター、メーカー代理店、および販売代理店の世界的なネットワークを保持しています。
お客様の最寄りのオフィスについては、サイプレスのロケーションページをご覧ください。
製品
®
®
®
ARM Cortex Microcontrollers
車載用
クロック&バッファ
インターフェース
IoT (モノのインターネット)
メモリ
cypress.com/arm
cypress.com/automotive
cypress.com/clocks
cypress.com/interface
cypress.com/iot
cypress.com/memory
マイクロコントローラ
cypress.com/mcu
PSoC
cypress.com/psoc
電源用 IC
cypress.com/pmic
タッチセンシング
USB コントローラー
ワイヤレス
PSoC ソリューション
PSoC 1 | PSoC 3 | PSoC 4 | PSoC 5LP
サイプレス開発者コミュニティ
コミュニティ| フォーラム| ブログ| ビデオ| トレーニング|
Components
テクニカルサポート
cypress.com/support
cypress.com/touch
cypress.com/usb
cypress.com/wireless
ARM and Cortex are the registered trademarks of ARM Limited in the EU and other countries.
© Cypress Semiconductor Corporation, 2014-2017. 本書面は、Cypress Semiconductor Corporation 及び Spansion LLC を含むその子会社(以下、
「Cypress」という。)に帰属する財産である。本書面(本
書面に含まれ又は言及されているあらゆるソフトウェア又はファームウェア(以下、「本ソフトウェア」という。)を含む)は、アメリカ合衆国及び世界のその他の国における知的財産法令及び条約に基
づき、Cypress が所有する。Cypress はこれらの法令及び条約に基づく全ての権利を留保し、また、本段落で特に記載されているものを除き、Cypress の特許権、著作権、商標権又はその他の知的財産
権のライセンスを一切許諾していない。本ソフトウェアにライセンス契約書が伴っておらず、かつ、あなたが Cypress との間で別途本ソフトウェアの使用方法を定める書面による合意をしていない場合、
Cypress は、あなたに対して、(1)本ソフトウェアの著作権に基づき、(a)ソースコード形式で提供されている本ソフトウェアについて、Cypress ハードウェア製品と共に用いるためにのみ、組織内部
でのみ、本ソフトウェアの修正及び複製を行うこと、並びに(b)Cypress のハードウェア製品ユニットに用いるためにのみ、(直接又は再販売者及び販売代理店を介して間接のいずれかで)エンドユー
ザーに対して、バイナリーコード形式で本ソフトウェアを外部に配布すること、並びに(2)本ソフトウェア(Cypress により提供され、修正がなされていないもの)に抵触する Cypress の特許権のク
レームに基づき、Cypress ハードウェア製品と共に用いるためにのみ、本ソフトウェアの作成、利用、配布及び輸入を行うことについての非独占的で譲渡不能な一身専属的ライセンス(サブライセンス
の権利を除く)を付与する。本ソフトウェアのその他の使用、複製、修正、変換又はコンパイルを禁止する。
適用される法律により許される範囲内で、Cypress は、本書面又はいかなる本ソフトウェアに関しても、明示又は黙示をとわず、いかなる保証(商品性及び特定の目的への適合性の黙示の保証を含むが
これらに限られない)も行わない。適用される法律により許される範囲内で、Cypress は、別途通知することなく、本書面を変更する権利を留保する。Cypress は、本書面に記載のあるいかなる製品又
は回路の適用又は使用から生じる一切の責任を負わない。本書面で提供されたあらゆる情報(あらゆるサンプルデザイン情報又はプログラムコードを含む)は、参照目的のためのみに提供されたもので
ある。この情報で構成するあらゆるアプリケーション及びその結果としてのあらゆる製品の機能性及び安全性を適切に設計し、プログラムし、かつテストすることは、本書面のユーザーの責任において
行われるものとする。Cypress 製品は、兵器、兵器システム、原子力施設、生命維持装置若しくは生命維持システム、蘇生用の設備及び外科的移植を含むその他の医療機器若しくは医療システム、汚染
管理若しくは有害物質管理の運用のために設計され若しくは意図されたシステムの重要な構成部分として用いるため、又はシステムの不具合が人身傷害、死亡若しくは物的損害を生じさせることになる
その他の使用(以下、「本目的外使用」という。)のためには、設計、意図又は承認されていない。重要な構成部分とは、装置又はシステムのその構成部分の不具合が、その装置若しくはシステムの不具
合を生じさせるか又はその安全性若しくは実効性に影響すると合理的に予想できる、機器又はシステムのあらゆる構成部分をいう。Cypress 製品のあらゆる本目的外使用から生じ、若しくは本目的外使
用に関連するいかなる請求、損害又はその他の責任についても、Cypress はその全部又は一部をとわず一切の責任を負わず、かつ、あなたは Cypress をそれら一切から免除するものとし、本書により免
除する。あなたは、Cypress 製品の本目的外使用から生じ又は本目的外使用に関連するあらゆる請求、費用、損害及びその他の責任(人身傷害又は死亡に基づく請求を含む)から Cypress を免責補償す
る。
Cypress、Cypress のロゴ、Spansion、Spansion のロゴ及びこれらの組み合わせ、WICED, PSoC、CapsSense、EZ-USB、F-RAM、及び Traveo は、米国及びその他の国における Cypress の商標又は登
録商標である。Cypress の商標のより完全なリストは、cypress.com を参照のこと。その他の名称及びブランドは、それぞれの権利者の財産として権利主張がなされている可能性がある。
Document Number: 002-08975 Rev. *A
Page 4 of 4